English  |  正體中文  |  简体中文  |  Total items :2832348  
Visitors :  33740782    Online Users :  1051
Project Commissioned by the Ministry of Education
Project Executed by National Taiwan University Library
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
About TAIR

Browse By

News

Copyright

Related Links

"周世傑"

Return to Browse by Author
Sorting by Title Sort by Date

Showing items 51-75 of 124  (5 Page(s) Totally)
<< < 1 2 3 4 5 > >>
View [10|25|50] records per page

Institution Date Title Author
國立交通大學 2014-12-13T10:46:04Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---總計畫(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:42:17Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-總計畫( I ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:42:17Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫五:次世代室內無線五十億位元傳輸率之基頻傳收機及其隨機信號處理模組( I ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:41:36Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-總計畫暨子計畫五:次世代室內無線五十億位元傳輸率之基頻傳收機及其隨機信號處理模組(2/3) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:41:03Z 總量5Gbps等級之第五代行動通訊傳收系統與關鍵晶片設計技術---總計畫暨子計畫五:5Gb/s等級之第五代行動通訊無線基頻傳收機及其關鍵信號處理模組( I ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:32:41Z 奈米級SoC電路之關鍵設計與分析技術---總計畫(I) 周世傑; SHYH-JYEJOU
國立交通大學 2014-12-13T10:32:27Z 奈米級SoC電路之關鍵設計與分析技術---子計畫四---奈米級SoC之晶片內通訊傳收機設計(I) 周世傑; SHYH-JYEJOU
國立交通大學 2014-12-13T10:31:29Z 以系統晶片技術實現數位電視廣播接收器並建立其設計平台---子計畫四數位電視廣播接收器之數位解調與同步設計及其平台與晶片製作(I) 周世傑; SHYH-JYEJOU
國立交通大學 2014-12-13T10:31:03Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP---總計畫暨子計畫五:次世代室內無線五十億位元傳輸率之基頻傳收機及其隨機信號處理模組( III ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:30:23Z 以系統晶片技術實現數位電視廣播接收器並建立其設計平台-子計畫四:數位電視廣播接收器之數位解調與同步設計及其平台與晶片製作(II) 周世傑; SHYH-JYEJOU
國立交通大學 2014-12-13T10:30:23Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發-總計畫(I) 周世傑; SHYH-JYEJOU
國立交通大學 2014-12-13T10:30:16Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發-子計畫三:應用於行動無線都會網路之通道編解碼及低功率核心技術發展(I) 周世傑; SHYH-JYEJOU
國立交通大學 2014-12-13T10:29:55Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---總計畫(II) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:21Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---子計畫三:應用於行動無線都會網路之通道編解碼及低功率核心技術發展(II) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:18Z 以系統晶片技術實現數位電視廣播接收器並建立其設計平台---子計畫四:數位電視廣播接收器之數位解調與同步設計及其平台與晶片製作(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:10Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---總計畫(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:10Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---子計畫三:應用於行動無線都會網路之通道編解碼及低功率核心技術發展(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:28:26Z 助聽器晶片及系統---子計畫三:助聽器低功率數位電路及SoC整合(I) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-12T03:02:53Z 無線都會網路之下行邊界偵測和載波頻率飄移同步設計 林俊男; 周世傑
國立交通大學 2014-12-12T03:02:49Z 應用於Serial ATA 6Gb/s 之展頻時脈產生器 黃彥穎; HUANG YEN YING; 周世傑; Shyh-Jye Jou
國立交通大學 2014-12-12T03:02:48Z 90奈米混合臨界電壓標準元件庫 林俊誼 ; Jyun-Yi Lin; 周世傑; Shyh-Jye Jou
國立交通大學 2014-12-12T03:02:42Z 適用於展頻時脈之多重交替式轉態取樣技術與時脈資料回復電路 鄭元樸; Yuan-Pu Cheng; 周世傑; Shyh-Jye Jou
國立交通大學 2014-12-12T03:00:52Z 在閉迴路上使用資料相位校正器之10-Gb/s CMOS時脈與資料回復電路 楊忠傑; Chung Chieh Yang; 蘇朝琴; 周世傑; Chau Chin Su; Shyh Jye Jou
國立交通大學 2014-12-12T02:52:20Z 適用於高速行動之無線都會區域網路之基頻接收機設計 陳筱筠; Chen, Hsiao-Yun; 周世傑; Jou, Shyh-Jye
國立交通大學 2014-12-12T02:52:16Z 具可調整預先增強器之6Gbps串列連結傳輸器 朱昌敏; Chang-Min Chu; 周世傑; Shyh-Jye Jou

Showing items 51-75 of 124  (5 Page(s) Totally)
<< < 1 2 3 4 5 > >>
View [10|25|50] records per page