English  |  正體中文  |  简体中文  |  2809328  
???header.visitor??? :  26889262    ???header.onlineuser??? :  1223
???header.sponsordeclaration???
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
???ui.leftmenu.abouttair???

???ui.leftmenu.bartitle???

???index.news???

???ui.leftmenu.copyrighttitle???

???ui.leftmenu.link???

"邱瀝毅"???jsp.browse.items-by-author.description???

???jsp.browse.items-by-author.back???
???jsp.browse.items-by-author.order1??? ???jsp.browse.items-by-author.order2???

Showing items 1-25 of 57  (3 Page(s) Totally)
1 2 3 > >>
View [10|25|50] records per page

Institution Date Title Author
國立成功大學 2023 具有硬體安全的記憶體內運算之神經網路系統晶片之研究 邱瀝毅
國立成功大學 2023 精準健康晶片系統與應用技術聯盟( I ) 李順裕; 黃春融;謝孟達;陳芃婷;林光浩;邱瀝毅;陳儒逸;范銘彥
國立成功大學 2021-06-18 Memory system capable of performing a bit partitioning process and an internal computation process Chiou, Lih-Yih;Lin, Yu-Wei;Ling, Wei-Shuo; 邱瀝毅
國立成功大學 2021-02-17 記憶體系統 邱瀝毅 CHIOU, LIH-YIH;林育緯 LIN, YU-WEI;凌偉碩 LING, WEI-SHOU; 邱瀝毅
國立成功大學 2021 具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-總計畫暨子計畫六:數位電路設計及測試架構之安全性分析及防駭技術( II ) 李昆忠; 鄭光偉;邱瀝毅;朱聖緣;張順志;林輝堂
國立成功大學 2021 具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( II ) 邱瀝毅; 楊吳泉
國立成功大學 2021 符合OpenCL/TensorFlow API 規範的終端AI 處理器( IV ) 陳中和; 郭致宏;邱瀝毅
國立成功大學 2020-02-01 低功率系統設計專論 邱瀝毅
國立成功大學 2020-02-01 電子學(二) 邱瀝毅
國立成功大學 2020-02-01 超大型積體電路電腦輔助設計概論 邱瀝毅;蔡建泓
國立成功大學 2020 具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-總計畫暨子計畫六:數位電路設計及測試架構之安全性分析及防駭技術( I ) 李昆忠;林輝堂;鄭光偉;張順志;朱聖緣;邱瀝毅
國立成功大學 2020 符合OpenCL/TensorFlow API規範的終端AI處理器( III ) 陳中和;郭致宏;邱瀝毅
國立成功大學 2020 具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( I ) 邱瀝毅;楊吳泉
國立成功大學 2019 具高安全性且低耗能之物聯網晶片電路及系統之分析、設計與實作-子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( II ) 邱瀝毅;楊吳泉
國立成功大學 2019 符合OpenCL/TensorFlow API 規範的終端AI 處理器( II ) 陳中和;邱瀝毅;郭致宏
國立成功大學 2019 具高安全性且低耗能之物聯網晶片電路及系統之分析、設計及實作-總計畫暨子計畫六:數位電路設計及測試架構之安全性分析及防駭技術( II ) 李昆忠;張順志;林輝堂;邱瀝毅;鄭光偉;朱聖緣
國立成功大學 2018-12 Temperature Gradient Exploration Method for Determining the Appropriate Number of Cells in Mesh-Based Thermal Analysis 邱瀝毅; CHIOU, LIH-YIH;Lu, Liang-Ying
國立成功大學 2018-10 Methodology for developing virtual platforms from power-aware to power- and thermal-aware at electronic system level 邱瀝毅; CHIOU, LIH-YIH;Lu, Liang-Ying;Hsieh, Tsung-Yu;Weng, Pei-En
國立成功大學 2018 符合OpenCL/TensorFlow API 規範的終端AI 處理器( I ) 陳中和;邱瀝毅;郭致宏
國立成功大學 2018 總計畫暨子計畫六:數位電路設計及測試架構之安全性分析及防駭技術( I ) 李昆忠;朱聖緣;鄭光偉;邱瀝毅;張順志;林輝堂
國立成功大學 2018 子計畫一:具硬體安全性及能量效益的物聯網微處理器及記憶體設計之研究( I ) 邱瀝毅;楊吳泉
國立成功大學 2017-11-29 Highly Reliable Two-Step Charge-Pump Read Scheme for 1.5 F2/Bit Nonlinear Sub-Teraohm 0TNR Vertical ReRAM 邱瀝毅; CHIOU, LIH-YIH;Chien, Tsai-Kan;Chang, Chi-Shian;Huang, Jing-Yu;Wu, Chung-Han;Lee, Heng-Yuan;Sheu, Shyh-Shyuan
國立成功大學 2017-08 Temperature gradient-aware thermal simulator for three-dimensional integrated circuits 邱瀝毅; CHIOU, LIH-YIH;Lu, Liang-Ying
國立成功大學 2016-06 Low-Power MCU With Embedded ReRAM Buffers as Sensor Hub for IoT Applications 邱瀝毅; CHIOU, LIH-YIH;Chien, Tsai-Kan;Sheu, Shyh-Shyuan;Lin, Jing-Cian;Lee, Chang-Chia;Ku, Tzu-Kun;Tsai, Ming-Jinn;Wu, Chih-I
國立成功大學 2015-06-10 節能非揮發性微處理器 邱瀝毅;簡才淦;李章嘉

Showing items 1-25 of 57  (3 Page(s) Totally)
1 2 3 > >>
View [10|25|50] records per page