English  |  正體中文  |  简体中文  |  總筆數 :2853327  
造訪人次 :  44987058    線上人數 :  1492
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"馮武雄"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 21-70 / 177 (共4頁)
1 2 3 4 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立臺灣大學 1998 MCM電子構裝布局設計自動化(II)─總計畫(II) 馮武雄
國立臺灣大學 1997 MCM電子構裝布局設計自動化 馮武雄
國立臺灣大學 1997 子計畫二:考慮電磁效應的 MCM 布局研究 馮武雄
國立臺灣大學 1997 總計畫 馮武雄
國立臺灣大學 1996 多晶片模組電性分析設計及測試研究:子計劃四─多晶片模組電性分析設計及測試研究-子計畫三:多晶片模組佈局的電性與熱性之研究 馮武雄
國立臺灣大學 1996 計算機輔助低功率VLSI軟體工具設計 馮武雄
國立臺灣大學 1995-05 A Waveform-Based Gatelevel Timing Simulator (BTS) for MOS VLSI Circuits with Considerations of Effects of the Internal Charges Wang, J. H.; Chang, M.; 馮武雄; Wang, J. H.; Chang, M.; Feng, Wu-Shiung
國立臺灣大學 1995-02 A Current Waveform Simulator Using Charge-Bsed Current Model 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung; Wang, J. H.; Fan, J. T.
國立臺灣大學 1995 多晶片模組電性分析、設計及測試研究─多晶片模組電性分析、設計及測試研究:子計畫三-多晶片模組罩冪佈局演算法之研究 馮武雄
國立臺灣大學 1995 A New Delay Model with the Considerations of Internal Charges Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung
國立臺灣大學 1995 New Efficient Designs for XOR and XNOT Functions on Transistor Level Wang, J. M.; Fan, S. C.; 馮武雄; Wang, J. M.; Fan, S. C.; Feng, Wu-Shiung
國立臺灣大學 1994-06 Transient Sensitivity Computation of MOSFEET Circuits Using Iterated Timing Analysis and Selective-tracing Waveform Relaxation Chen, C. J.; 馮武雄; Chen, C. J.; Feng, Wu-Shiung
國立臺灣大學 1994-05 An H-V Alternating Router Tsai, C. C.; 陳少傑; 馮武雄; Tsai, C. C.; Chen, Sao-Jie; Feng, Wu-Shiung
國立臺灣大學 1994-02 An Accurate Time-Domain Current Waveform Simulator for VLSI Circuits Wang, J. H.; Chang, M. L.; 馮武雄; Wang, J. H.; Chang, M. L.; Feng, Wu-Shiung
國立臺灣大學 1994 高畫質訊號處理研究(III)子計畫六:高畫質電視視頻解碼內插器之研製 馮武雄
國立臺灣大學 1994 超大型積體電路電腦網路輔助設計-子計畫一: 內部電荷對電路模擬及最佳化之影響 馮武雄
國立臺灣大學 1994 Charge-Based Current Model for CMOS Gates Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung
國立臺灣大學 1993 自動化多晶片模組的佈局系統 馮武雄
國立臺灣大學 1993 高功能最佳化的電路設計系統 馮武雄
國立臺灣大學 1993 智慧型超大型積體電路設計自動化系統(V) 闕志達; 龐台銘; 馮武雄; 楊武純; 林呈祥(Lin, Chen-Shang); 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie); 郭斯彥(Kuo, Sy-Yen); 闕志達; 龐台銘; 馮武雄; Yang, Wu-Chun; 林呈祥(Lin, Chen-Shang); 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie); 郭斯彥(Kuo, Sy-Yen)
國立臺灣大學 1993 An Improved Analytical Short-Channel MOSFET Model Valid in All Regions of Operation for Analog/Digital Circuit Si[20642:0:4] 50300022:31:An Improved Analytical Short-Channel MOSFET Model Valid in All Regions of Operation for Analog/Digit Chow, H. C.; 馮武雄; Kuo, J. B.; Chow, H. C.; Feng, Wu-Shiung; Kuo, J. B.
國立臺灣大學 1993 BTS-Binary-Tree Timing Simulator with the Considerations of Internal Charges Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung
國立臺灣大學 1993 Accurate Current Model for CMOS Gates Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung
國立臺灣大學 1993 Computer-Aided Design on the VLSI 45-Degree Mask Compaction 馮武雄; 楊維楨; Hsieh, M. Y.; Feng, Wu-Shiung; Yang, Wei-Tzen; Hsieh, M. Y.
國立臺灣大學 1993 WBCS - An Accurate and Tableless Current Simulator for CMOS Gates Fan, J. T.; Wang, J. H.; 馮武雄; Fan, J. T.; Wang, J. H.; Feng, Wu-Shiung
臺大學術典藏 1993 智慧型超大型積體電路設計自動化系統(V) 闕志達; 龐台銘; 馮武雄; 楊武純; 林呈祥; 賴飛羆; 陳良基; 陳少傑; 郭斯彥; 闕志達; 龐台銘; 馮武雄; 楊武純; 林呈祥(Lin, Chen-Shang); 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie); 郭斯彥(Kuo, Sy-Yen); 林呈祥(Lin, Chen-Shang); 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie)
國立臺灣大學 1992-12 Delay Calculation by Using Novel Logical Expression Wang, J. H.; Chang, M.; 馮武雄; Wang, J. H.; Chang, M.; Feng, Wu-Shiung
國立臺灣大學 1992-09 An Improved Analytical Model for Short-Channel MOSFET's Chow, H. C.; 馮武雄; Chow, H. C.; Feng, Wu-Shiung
國立臺灣大學 1992-08 New Interactive Construction Approach to Routing with Compacted Area Tsai, C. C.; 陳少傑; Hsiao, P. Y.; 馮武雄; Tsai, C. C.; Chen, Sao-Jie; Hsiao, P. Y.; Feng, Wu-Shiung
國立臺灣大學 1992-06 A New Efficient Approach to Multilayer Channel Routing Problem Fang, S. C.; 馮武雄; Lee, S. L.; Fang, S. C.; Feng, Wu-Shiung; Lee, S. L.
國立臺灣大學 1992 An Analytical CMOS Inverter Delay Model Including Channel-Length Modulations Chow, H. C.; 馮武雄; Chow, H. C.; Feng, Wu-Shiung
國立臺灣大學 1992 Channel Routing Using Neural Networking Shih, P. H.; 馮武雄; Shih, P. H.; Feng, Wu-Shiung
國立臺灣大學 1992 A Novel Current Model for CMOS Gates Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung
國立臺灣大學 1992 A Recursive Algorithm for Computing Delays in RC Networks with Internal Charges Wang, J. H.; Fan, J. T.; 馮武雄; Wang, J. H.; Fan, J. T.; Feng, Wu-Shiung
國立臺灣大學 1992 A Short-Channel CMOS Inverter Propagation Delay Model Suitable for Timing Verification Chow, H. C.; 馮武雄; Chow, H. C.; Feng, Wu-Shiung
國立臺灣大學 1992 Considerations of Internal Charges on Computing Delay Wang, J. H.; Chang, M.; 馮武雄; Wang, J. H.; Chang, M.; Feng, Wu-Shiung
國立臺灣大學 1992 The Effects of Internal Charges to Waveform Calculation Wang, J. H.; Chang, M.; 馮武雄; Wang, J. H.; Chang, M.; Feng, Wu-Shiung
國立臺灣大學 1992 智慧型超大型積體電路設計自動化系統(V) 闕志達; 龐台銘; 馮武雄; 楊武純; 林呈祥; 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie); 郭斯彥(Kuo, Sy-Yen); Chiueh, Tzi-Dar; Parng, Tai-Ming; 馮武雄; Yang, Wu-Chun; Lin, Chen-Shang; 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie); 郭斯彥(Kuo, Sy-Yen)
臺大學術典藏 1992 智慧型超大型積體電路設計自動化系統(V) 闕志達; 龐台銘; 馮武雄; 楊武純; 林呈祥; 賴飛羆; 陳良基; 陳少傑; 郭斯彥; 闕志達; 龐台銘; 馮武雄; 楊武純; 林呈祥; 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie); 郭斯彥(Kuo, Sy-Yen); Chiueh, Tzi-Dar; 馮武雄; 賴飛羆(Lai, Fei-Pei); 陳良基(Chen, Liang-Gee); 陳少傑(Chen, Sao-Jie); 郭斯彥(Kuo, Sy-Yen)
國立臺灣大學 1991-11 An H-V Tile Expansion Router Tsai, C. C.; 陳少傑; 馮武雄; Tsai, C. C.; Chen, Sao-Jie; Feng, Wu-Shiung
國立臺灣大學 1991-10 A Knowledge-Based Program for Compacting the Mask Layout of Integrated Circuits Hsiao, P. Y.; 馮武雄; Tsai, C. C.; Chen, H. F.; Hsiao, P. Y.; Feng, Wu-Shiung; Tsai, C. C.; Chen, H. F.
國立臺灣大學 1991-06 A Neural Network Approach to Channel Routing Shih, P. H.; Chang, K. E.; 馮武雄; Shih, P. H.; Chang, K. E.; Feng, Wu-Shiung
國立臺灣大學 1991-01 Generalized Terminal Connectivity Problem for Multi-Layer Layout Scheme Tsai, C. C.; 陳少傑; 馮武雄; Tsai, C. C.; Chen, Sao-Jie; Feng, Wu-Shiung
國立臺灣大學 1991-01 A Neural Network for Channel Routing Shih, P. H.; 馮武雄; Shih, P. H.; Feng, Wu-Shiung
國立臺灣大學 1991 數位MOS電路的最佳化設計 馮武雄
國立臺灣大學 1991 實用化的自動佈局系統(台大VLSI-CAD子計畫之三) 馮武雄
國立臺灣大學 1991 A Neural Computation Network for Global Routing Shih, P. H.; Chang, K. E.; 馮武雄; Shih, P. H.; Chang, K. E.; Feng, Wu-Shiung
國立臺灣大學 1991 A New Control Strategy for an Artificial Intelligence Approach to VLSI Layout Compaction Hsiao, P. Y.; Chen, H. F. S.; 馮武雄; Hsiao, P. Y.; Chen, H. F. S.; Feng, Wu-Shiung
國立臺灣大學 1991 A New Iterative Construction Approach to Routing with Compacted Area Tsai, C. C.; Chen, S. J.; Hsiao, P. Y.; 馮武雄; Tsai, C. C.; Chen, S. J.; Hsiao, P. Y.; Feng, Wu-Shiung
國立臺灣大學 1991 An Analog Neural Network Approach to Global Routing Problem Shih, P. H.; 馮武雄; Shih, P. H.; Feng, Wu-Shiung

顯示項目 21-70 / 177 (共4頁)
1 2 3 4 > >>
每頁顯示[10|25|50]項目