|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51211188
線上人數 :
586
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"黃俊達"的相關文件
顯示項目 101-110 / 196 (共20頁) << < 6 7 8 9 10 11 12 13 14 15 > >> 每頁顯示[10|25|50]項目
| 國立交通大學 |
2014-12-12T01:27:21Z |
高效能且低成本之可參數化快速傅利葉轉換硬體產生器
|
王毓翔; Wang, Tu-Hsiang; 周景揚; 黃俊達; Jou, Jing-Yang; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:27:20Z |
高效能之NAND型快閃記憶體控制器
|
高于翔; Kao, Yu-Hsiang; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:27:19Z |
應用於查找表式場域可程式化閘陣列之壓縮樹延遲最佳化合成演算法
|
呂智宏; Lu, Jhih-Hong; 周景揚; 黃俊達; Jou, Jing-Yang; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:27:13Z |
使用最少量緩衝器於延遲容忍系統中達成效能最佳化
|
何亞謙; Ho, Ya-Chien; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:23:18Z |
針對分散式暫存器架構之高階合成技術
|
陳嘉怡; Chen, Chia-I; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:14:03Z |
使用32位元低功率嵌入式處理器之高效能MP3解碼系統
|
辛威虢; Hsin, Wei-Kuo; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:14:02Z |
應用於處理器驗證之腳本導引的限制隨機樣本產生器
|
許瀚蔚; Hsu, Han-Wei; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:13:53Z |
應用於具同指令集架構之處理器家族之高效能雙層式週期精確模型技術
|
江建德; 黃俊達 |
| 國立成功大學 |
2014-06-13 |
應用新聞分析與搜尋趨勢預測股價之波動
|
黃俊達; Huang, Jyun-Da |
| 淡江大學 |
2014 |
以社會科技模型分析資訊系統開發專案風險 : 公部門資訊再造專案為例
|
黃俊達; Huang, Jyun-Da |
顯示項目 101-110 / 196 (共20頁) << < 6 7 8 9 10 11 12 13 14 15 > >> 每頁顯示[10|25|50]項目
|