|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51083893
線上人數 :
1100
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"黃俊達"的相關文件
顯示項目 41-65 / 196 (共8頁) << < 1 2 3 4 5 6 7 8 > >> 每頁顯示[10|25|50]項目
| 國立交通大學 |
2015-11-26T00:57:06Z |
於數位微流體生物晶片中可將反應物最小化 之多目標濃度及多反應物樣本製備技術
|
林殿國; Lin, Tien-Kuo; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T00:56:54Z |
三維積體電路設計最佳化之研究
|
黃雅詩; Huang, Ya-Shih; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T00:56:07Z |
應用於微流體生物晶片之樣本製備技術
|
劉家宏; Liu, Chia-Hung; 黃俊達; Huang, Juinn-Dar |
| 國立臺灣大學 |
2015 |
Epidemiology and Outcome of Severe Sepsis and Septic Shock in Surgical Intensive Care Units in Northern Taiwan
|
Huang, Chun-Ta; Tsai, Yi-Ju; Tsai, Pi-Ru; Yu, Chong-Jen; Ko, Wen-Je; 余忠仁; 柯文哲; 黃俊達; 蔡壁如 |
| 國立交通大學 |
2014-12-16T08:15:22Z |
國立交通大學電子工程學系黃俊達教師升等送審著作論文集
|
黃俊達 |
| 國立交通大學 |
2014-12-16T06:16:49Z |
精細頻寬調控的仲裁器及其仲裁方法
|
黃俊達; 林步青; 李耿維; 周景揚 |
| 國立交通大學 |
2014-12-16T06:16:47Z |
低功率動態序向控制多工器
|
黃俊達; 陳嘉怡 |
| 國立交通大學 |
2014-12-16T06:13:00Z |
精細頻寬調控的仲裁器及其仲裁方法
|
黃俊達; 林步青; 李耿維; 周景揚 |
| 國立交通大學 |
2014-12-16T06:13:00Z |
低功率動態序向控制多工器
|
黃俊達; 陳嘉怡 |
| 國立交通大學 |
2014-12-16T06:12:18Z |
可參數化管線式快速傅利葉轉換硬體產生器
|
黃俊達; 王毓翔; 林步青; 周景揚 |
| 國立交通大學 |
2014-12-16T06:12:18Z |
應用於查找表式FPGA的壓縮樹延遲最佳化合成演算法
|
黃俊達; 呂智宏; 林步青; 周景揚 |
| 國立交通大學 |
2014-12-13T10:51:10Z |
後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(I)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:49:46Z |
以資料分析為導向之新型態電子設計自動化研究---子計畫一:採用資料分析法則之可重組態單電子電晶體陣列自動合成技術( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:49:02Z |
後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(II)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:48:36Z |
針對3D整合之電子設計自動化技術開發---子計畫三:針對三維規則型邏輯結構之架構探索及穩健合成系統開發(I)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:45:02Z |
針對3D整合之電子設計自動化技術開發---子計畫三:針對三維規則型邏輯結構之架構探索及穩健合成系統開發(II)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:45:00Z |
後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(III)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:43:00Z |
平行運算電子設計自動化技術研究-子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:43:00Z |
次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫三:針對通訊數位訊號處理器從功能單元層級到系統層級之可靠性驅策的隨機性合成技術( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:41:37Z |
次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫三:針對通訊數位訊號處理器從功能單元層級到系統層級之可靠性驅策的隨機性合成技術(2/3)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:41:36Z |
平行運算電子設計自動化技術研究-子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境(2/3)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:41:03Z |
針對大型微流體生物晶片之設計自動化技術研發---子計畫四:應用於微流體生物晶片上之生化反應樣本製備流程( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:32:01Z |
平行運算電子設計自動化技術研究---子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境( III )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:31:42Z |
E-Home核心技術之研究---子計畫五晶片上匯流排之架構設計及效能分析技術(I)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:31:07Z |
單晶片系統驗證之核心技術開發-子計畫三:以特性為基礎之功能驗證與錯誤診斷(I)
|
黃俊達; Huang Juinn-Dar |
顯示項目 41-65 / 196 (共8頁) << < 1 2 3 4 5 6 7 8 > >> 每頁顯示[10|25|50]項目
|