English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51970949    線上人數 :  916
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"chuang chi nan"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-7 / 7 (共1頁)
1 
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立臺灣大學 2009 A 20MHz~3GHz wide-range multi-phase delay-locked loop Chuang, Chi-Nan; Liu, Shen-Iuan
國立臺灣大學 2008-10 A 3~8GHz delay-locked loop with cycle jitter calibration Chuang, Chi-Nan; Liu, Shen-Iuan
國立臺灣大學 2008 A 3–8 GHz Delay-Locked Loop With Cycle Jitter Calibration Chuang, Chi-Nan; Liu, Shen-Iuan
東吳大學 2007 銀行帳戶異常交易偵測之研究 莊啟男; Chuang, Chi-Nan
國立臺灣大學 2007 A time-constant calibrated phase-locked loop with a fast-locked time Han, Sung-Rung; Chuang, Chi-Nan; Liu, Shen-Iuan
國立臺灣大學 2007 A 0.5–5-GHz Wide-Range Multiphase DLL With a Calibrated Charge Pump Chuang, Chi-Nan; Liu, Shen-Iuan
國立臺灣大學 2006 A 1 V Phase Locked Loop with Leakage Compensation in 0.13 ?m CMOS Technology CHUANG, Chi-Nan; LIU, Shen-Iuan

顯示項目 1-7 / 7 (共1頁)
1 
每頁顯示[10|25|50]項目