| 國立交通大學 |
2014-12-16T06:14:56Z |
Oscillator based on a 6T SRAM for measuring the Bias Temperature Instability
|
Chuang Ching-Te; Jou Shyh-Jye; Hwang Wei; Tsai Ming-Chien; Lin Yi-Wei; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di |
| 國立交通大學 |
2014-12-16T06:14:50Z |
CONTROL CIRCUIT OF SRAM AND OPERATING METHOD THEREOF
|
CHUANG Ching-Te; LIEN Nan-Chun; LIAO Wei-Nan; CHU Li-Wei; CHANG Chi-Shin; TU Ming-Hsien |
| 國立交通大學 |
2014-12-16T06:14:49Z |
STATIC RANDOM ACCESS MEMORY WITH RIPPLE BIT LINES/SEARCH LINES FOR IMROVING CURRENT LEAKAGE/VARIATION TOLERANCE AND DENSITY/PERFORMANCE
|
CHUANG Ching-Te; YANG Hao-I; LU Chien-Yu; CHEN Chien-Hen; CHANG Chi-Shin; HUANG Po-Tsang; LAI Shu-Lin; HWANG Wei; JOU Shyh-Jye; TU Ming-Hsien |
| 國立交通大學 |
2014-12-16T06:14:19Z |
High load driving device
|
Chuang Ching-Te; Lu Chien-Yu |
| 國立交通大學 |
2014-12-16T06:14:14Z |
Schmitt trigger-based finFET SRAM cell
|
Chuang Ching-Te; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin |
| 國立交通大學 |
2014-12-16T06:14:13Z |
Variation-tolerant word-line under-drive scheme for random access memory
|
Chuang Ching-Te; Lin Yi-Wei; Chen Chia-Cheng; Shih Wei-Chiang |
| 國立交通大學 |
2014-12-16T06:14:10Z |
Disturb-free static random access memory cell
|
Chuang Ching-Te; Yang Hao-I; Lin Jihi-Yu; Yang Shyh-Chyi; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Lee Kun-Ti; Li Hung-Yu |
| 國立交通大學 |
2014-12-16T06:14:08Z |
Static random access memory with data controlled power supply
|
Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Lin Yung-Wei; Lu Chien-Yu; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Chen Chia-Cheng; Shih Wei-Chiang |
| 國立交通大學 |
2014-12-16T06:14:07Z |
Data-aware dynamic supply random access memory
|
Chuang Ching-Te; Yang Hao-I; Lin Yi-Wei; Hwang Wei; Shih Wei-Chiang; Chen Chia-Cheng |
| 國立交通大學 |
2014-12-16T06:14:04Z |
Gate oxide breakdown-withstanding power switch structure
|
Yang Hao-I; Chuang Ching-Te; Hwang Wei |
| 國立交通大學 |
2014-12-16T06:13:57Z |
Threshold voltage measurement device
|
Chuang Ching-Te; Jou Shyh-Jye; Lin Geng-Cing; Wang Shao-Cheng; Lin Yi-Wei; Tsai Ming-Chien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di; Chu Jyun-Kai |
| 國立交通大學 |
2014-12-16T06:13:54Z |
Low power static random access memory
|
Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Hwang Wei; Chen Chia-Cheng; Shih Wei-Chiang |
| 國立交通大學 |
2014-12-16T06:13:52Z |
Single-ended SRAM with cross-point data-aware write operation
|
Jou Shyh-Jye; Lin Jhih-Yu; Chuang Ching-Te; Tu Ming-Hsien; Chiu Yi-Wei |
| 國立交通大學 |
2014-12-16T06:13:52Z |
Independently-controlled-gate SRAM
|
Chuang Ching-Te; Chen Yin-Nien; Hsieh Chien-Yu; Fan Ming-Long; Hu Pi-Ho; Su Pin |
| 國立交通大學 |
2014-12-16T06:13:50Z |
Static random access memory with ripple bit lines/search lines for improving current leakage/variation tolerance and density/performance
|
Chuang Ching-Te; Yang Hao-I; Lu Chien-Yu; Chen Chien-Hen; Chang Chi-Shin; Huang Po-Tsang; Lai Shu-Lin; Hwang Wei; Jou Shyh-Jye; Tu Ming-Hsien |
| 國立交通大學 |
2014-12-16T06:13:49Z |
Oscillato based on a 6T SRAM for measuring the bias temperature instability
|
Chuang Ching-Te; Jou Shyh-Jye; Hwang Wei; Tsai Ming-Chien; Lin Yi-Wei; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di |
| 國立交通大學 |
2014-12-16T06:13:48Z |
Static memory and memory cell thereof
|
Jou Shyh-Jye; Tu Ming-Hsien; Hu Yu-Hao; Chuang Ching-Te; Chiu Yi-Wei |
| 國立交通大學 |
2014-12-16T06:13:47Z |
Static random access memory apparatus and bit-line voltage controller thereof
|
Chuang Ching-Te; Lien Nan-Chun; Liao Wei-Nan; Chang Chi-Hsin; Yang Hao-I; Hwang Wei; Tu Ming-Hsien |
| 國立交通大學 |
2014-12-13T10:52:02Z |
超高通道與解析度微大腦皮質訊號擷取系統晶片封裝的研發---子計畫三:超高通道與解析度腦神經訊號擷取電路設計佈局及功耗優化
|
莊景德; Chuang Ching-Te |
| 國立交通大學 |
2014-12-13T10:51:01Z |
穿隧場效電晶體及混合穿隧場效電晶體與金氧半場效電晶體的邏輯電路與靜態隨機存取記憶體之探索與評估
|
莊景德; Chuang Ching-Te |
| 國立交通大學 |
2014-12-13T10:49:40Z |
奈米隨機存取記憶體的長時間可靠度劣化現象分析與可容忍此劣化現象之設計
|
莊景德; Chuang Ching-Te |
| 國立交通大學 |
2014-12-13T10:44:37Z |
奈米互補式金氧半場效電晶體靜態隨機存取記憶體靜態雜訊邊界與負偏壓溫度效應/正偏壓溫度效應之量測與特性化電路結構設計
|
莊景德; Chuang Ching-Te |
| 國立交通大學 |
2014-12-13T10:41:57Z |
奈米互補式金氧半場效電晶體靜態隨機存取記憶體靜態雜訊邊界與負偏壓溫度效應/正偏壓溫度效應之量測與特性化電路結構設計
|
莊景德; Chuang Ching-Te |
| 國立交通大學 |
2014-12-13T10:41:48Z |
前瞻多閘極/全包覆閘極、奈米線、及穿隧場效電晶體於靜態隨機存取記憶體、邏輯、類比應用之分析與評估
|
莊景德; Chuang Ching-Te |
| 國立交通大學 |
2014-12-13T10:36:34Z |
前瞻多閘極/全包覆閘極、奈米線、及穿隧場效電晶體於靜態隨機存取記憶體、邏輯、類比應用之分析與評估
|
莊景德; Chuang Ching-Te |
| 國立交通大學 |
2014-12-12T02:45:29Z |
抗變異奈米互補式金氧半導體靜態隨機存取記憶體設計
|
盧建宇; Lu, Chien-Yu; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:45:16Z |
40奈米製程技術操縱在低電壓的 256Kb 8T 雙埠隨機存取記憶體
|
鄭銘慶; Zheng, Ming-Ching; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:45:16Z |
穿隧式場效電晶體與鰭式場效電晶體的隨機變異特性於元件及邏輯電路之研究與分析
|
陳倩如; Chen, Chien-Ju; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:45:02Z |
應用於高密度神經元感測之11位元低電壓面積與功耗最佳化之類比數位轉換器
|
楊鈞麟; Yang, Chun-Lin; 莊景德; 黃威; Chuang, Ching-Te; Hwang, Wei |
| 國立交通大學 |
2014-12-12T02:45:02Z |
應用於低功率事件驅動感知平台之超低電壓全數位操控線性穩壓器
|
郭裔平; Kuo, Yi-Ping; 黃威; 莊景德; Hwang, Wei; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:42:47Z |
低操作電壓奈米級靜態隨機記憶體電路設計
|
連南鈞; Lien, Nan-Chun; 吳文榕; 莊景德; Wu, Wen-Rong; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:38:26Z |
鍺環繞閘極奈米線金氧半場效電晶體及無接面電晶體、邏輯電路和靜態隨機存取記憶體之研究與分析
|
楊邵喻; Yang, Shao-Yu; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:38:12Z |
應用於2.5D異質整合生物感測微系統之矽載板資料傳輸
|
林毓柔; Lin, Yu-Rou; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:38:08Z |
應用於多通道神經感測之可配置小波離散轉換
|
王唐瑄; Wang, Tang-Hsuan; 黃 威; 莊景德; Hwang, Wei; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:38:01Z |
40奈米製程技術操縱在低操縱電壓的256-Kb 8T 靜態隨機存取記憶體
|
張智皓; Chang, Zhi-Hao; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T02:33:13Z |
應用於神經感測之面積與功耗最佳化11位元延遲線輔助之循序漸進式類比數位轉換器
|
黃騰頡; Huang, Teng-Chieh; 莊景德; 黃威; Chuang, Ching-Te; Hwang, Wei |
| 國立交通大學 |
2014-12-12T01:55:03Z |
40奈米1.0Mb 6T管線化靜態隨機存取記憶體與三步階升壓型字元線和位元線降壓和適應性電壓偵測
|
廖偉男; Liao, Wei-Nan; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T01:55:02Z |
奈米尺度多重閘極金氧半場效電晶體之靜態隨機存取記憶體的設計與分析特性
|
蔡明甫; Tsai, Ming-Fu; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T01:55:02Z |
鰭狀及三閘極場效電晶體元件、邏輯電路、類比電路和靜態隨機存取記憶體之研究與分析
|
包家豪; Pao, Chia-Hao; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T01:46:34Z |
奈米級CMOS靜態隨機存取記憶體之 臨界電壓量測電路
|
林耕慶; Lin, Geng-Cing; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T01:46:20Z |
40奈米1.0Mb 6T管線化靜態隨機存取記憶體與步階升壓型字元線和適應性數據感知寫入輔助設計
|
張琦昕; Chang, chi-Shin; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T01:37:48Z |
超低功率抗雜訊8T 靜態隨機存取記憶體的設計與實現
|
夏茂墀; Hsia, Mao-Chih; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-12T01:37:46Z |
應用於交叉點八電晶體靜態隨機存取記憶體之資料感知動態電源寫入輔助之分析與設計
|
林勇維; 莊景德; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-08T15:42:37Z |
An on-chip test structure and digital measurement method for statistical characterization of local random variability in a process
|
Mukhopadhyay, Saibal; Kim, Keunwoo; Jenkins, Keith A.; Chuang, Ching-Te; Roy, Kaushik |
| 國立交通大學 |
2014-12-08T15:38:27Z |
Evaluation of Static Noise Margin and Performance of 6T FinFET SRAM Cells with Asymmetric Gate to Source/Drain Underlap Devices
|
Hu, Vita Pi-Ho; Fan, Ming-Long; Su, Pin; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-08T15:38:26Z |
Independently-Controlled-Gate FinFET Schmitt Trigger Sub-threshold SRAMs
|
Hsieh, Chien-Yu; Fan, Ming-Long; Hu, Vita Pi-Ho; Su, Pin; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-08T15:38:09Z |
SRAM Write-Ability Improvement With Transient Negative Bit-Line Voltage
|
Mukhopadhyay, Saibal; Rao, Rahul M.; Kim, Jae-Joon; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-08T15:37:44Z |
Impacts of gate-oxide breakdown on power-gated SRAM
|
Yang, Hao-I; Hwang, Wei; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-08T15:36:58Z |
Stability and Performance Optimization of Heterochannel Monolithic 3-D SRAM Cells Considering Interlayer Coupling
|
Fan, Ming-Long; Hu, Vita Pi-Ho; Chen, Yin-Nien; Su, Pin; Chuang, Ching-Te |
| 國立交通大學 |
2014-12-08T15:36:49Z |
40 nm Bit-Interleaving 12T Subthreshold SRAM With Data-Aware Write-Assist
|
Chiu, Yi-Wei; Hu, Yu-Hao; Tu, Ming-Hsien; Zhao, Jun-Kai; Chu, Yuan-Hua; Jou, Shyh-Jye; Chuang, Ching-Te |