English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51592869    線上人數 :  1023
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"chung chung ping"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 11-20 / 82 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立交通大學 2014-12-16T06:15:48Z RUN-TIME RECONFIGURABLE FABRIC FOR 3D TEXTURE FILTERING SYSTEM WANG, Wei-Ting; YANG, Hui-Chin; HSU, R-Ming; CHUNG, Chung-Ping
國立交通大學 2014-12-16T06:15:23Z DYNAMIC RECONFIGURABLE HETEROGENEOUS PROCESSOR ARCHITECTURE WITH LOAD BALANCING AND DYNAMIC ALLOCATION METHOD THEREOF CHUNG Chung-Ping; Yang Hui-Chin; Chen Yi-Chi
國立交通大學 2014-12-16T06:14:48Z DYNAMIC RECONFIGURABLE HETEROGENEOUS PROCESSOR ARCHITECTURE WITH LOAD BALANCING AND DYNAMIC ALLOCATION METHOD THEREOF CHUNG Chung-Ping; YANG Hui-Chin; CHEN Yi-Chi
國立交通大學 2014-12-16T06:13:48Z Dynamic reconfigurable heterogeneous processor architecture with load balancing and dynamic allocation method thereof Chung Chung-Ping; Yang Hui-Chin; Chen Yi-Chi
國立交通大學 2014-12-13T10:51:45Z 高效能3D繪圖處理器關鍵技術之研究 鍾崇斌; CHUNG CHUNG-PING
國立交通大學 2014-12-13T10:51:12Z 內嵌式微處理器系統設計與實作---子計畫二:ARM 處理器指令/程式壓縮/解壓縮之設計與實作 鍾崇斌; CHUNG CHUNG-PING
國立交通大學 2014-12-13T10:50:39Z 瀑布執行之處理器模型---以循序控制電路複雜度達到亂序執行效能 鍾崇斌; CHUNG CHUNG-PING
國立交通大學 2014-12-13T10:49:47Z 具深度資訊的多視角、可適性之次世代視訊編碼其計算平行度與記憶體管理硬體關鍵技術研究 鍾崇斌; CHUNG CHUNG-PING
國立交通大學 2014-12-13T10:48:42Z 高效能多功能行動嵌入式多核心處理器關鍵技術之研究 鍾崇斌; CHUNG CHUNG-PING
國立交通大學 2014-12-13T10:47:53Z 瀑布執行之處理器模型---以循序控制電路複雜度達到亂序執行效能 鍾崇斌; CHUNG CHUNG-PING

顯示項目 11-20 / 82 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目