English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51587414    線上人數 :  832
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"chung cp"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 6-30 / 69 (共3頁)
1 2 3 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國家衛生研究院 2020-08-01 Associations of blood pressure and carotid flow velocity with brain volume and cerebral small vessel disease in a community-based population Chuang, SY;Wang, PN;Chen, LK;Chou, KH;Chung, CP;Chen, CH;Mitchell, GF;Pan, WH;Cheng, HM
國立交通大學 2019-04-02T05:59:24Z Memory system design in superscalar processing Lu, NP; Chung, CP
國立交通大學 2019-04-02T05:59:14Z BENCHMARKING AND ANALYSIS OF SUPERSCALAR ARCHITECTURE SHIAU, YH; CHUNG, CP
國立交通大學 2014-12-08T15:48:55Z Parallelism exploitation in superscalar multiprocessing Lu, NP; Chung, CP
國立交通大學 2014-12-08T15:48:45Z Stack operations folding in Java processors Chang, LC; Ton, LR; Kao, MF; Chung, CP
國立交通大學 2014-12-08T15:46:15Z Instruction cache prefetching directed by branch prediction Chiu, JC; Shiu, RM; Chi, SA; Chung, CP
國立交通大學 2014-12-08T15:46:07Z Reducing memory traffic and accelerating prolog execution in a superscalar prolog system Ma, RL; Chung, CP
國立交通大學 2014-12-08T15:45:55Z Exploiting Java bytecode parallelism by enhanced POC folding model Ton, LR; Chang, LC; Chung, CP
國立交通大學 2014-12-08T15:45:37Z Fault-tolerant gamma interconnection networks by chaining Chen, CW; Lu, NP; Chen, TF; Chung, CP
國立交通大學 2014-12-08T15:45:16Z Applying stack simulation for branch target buffers Shiu, RM; Lu, NP; Chung, CP
國立交通大學 2014-12-08T15:44:41Z Enhancing Java processor performance with smart dynamic folding Chang, LC; Ton, LR; Kao, MF; Chung, CP
國立交通大學 2014-12-08T15:43:55Z High-bandwidth x86 instruction fetching based on instruction pointer table Chiu, JC; Chung, CP
國立交通大學 2014-12-08T15:43:32Z Fault-tolerant gamma interconnection network without backtracking Chen, CW; Chung, CP
國立交通大學 2014-12-08T15:43:27Z A dominance relation enhanced branch-and-bound task allocation Ma, YC; Chung, CP
國立交通大學 2014-12-08T15:43:00Z Code compression techniques using operand field remapping Lin, K; Chung, CP
國立交通大學 2014-12-08T15:42:28Z Design of instruction address queue for high degree x86 superscalar architectures Chiu, JC; Wang, MJY; Chung, CP
國立交通大學 2014-12-08T15:42:04Z Posting file partitioning and parallel information retrieval Ma, YC; Chen, TF; Chung, CP
國立交通大學 2014-12-08T15:42:02Z An analytical POC stack operations folding for continuous and discontinuous Java bytecodes Ton, LR; Chang, LC; Chung, CP
國立交通大學 2014-12-08T15:41:45Z Design of an optimal folding mechanism for Java processors Ton, LR; Chang, LC; Shann, JJ; Chung, CP
國立交通大學 2014-12-08T15:41:27Z Inverted file compression through document identifier reassignment Shieh, WY; Chen, TF; Shann, JJJ; Chung, CP
國立交通大學 2014-12-08T15:40:53Z Variable-size data item placement for load and storage balancing Ma, YC; Chiu, JC; Chen, TF; Chung, CP
國立交通大學 2014-12-08T15:40:52Z 3-disjoint gamma interconnection networks Chen, CW; Lu, NP; Chung, CP
國立交通大學 2014-12-08T15:40:44Z An inverted file cache for fast information retrieval Shieh, WY; Shann, JJJ; Chung, CP
國立交通大學 2014-12-08T15:38:46Z A software/hardware cooperated stack operations folding model for Java processors Ton, LR; Chang, LC; Shann, JJ; Chung, CP
國立交通大學 2014-12-08T15:37:20Z Branch-and-bound task allocation with task clustering-based pruning Ma, YC; Chen, TF; Chung, CP

顯示項目 6-30 / 69 (共3頁)
1 2 3 > >>
每頁顯示[10|25|50]項目