English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51795249    線上人數 :  861
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"jeng rern yang"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-10 / 62 (共7頁)
1 2 3 4 5 6 7 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
元智大學 2020/7/4 A Low Noise Amplifier Design for the Ground Receivers of Low Earth Orbit Internet Satellites Chih-Chiang Lin; Jeng-Rern Yang
元智大學 2019-04-27 A Low Noise Amplifier Design for Low Earth Orbit Satellite Yen-Ting Lu; Jeng-Rern Yang
元智大學 2018-05-07 A fully integrated voltage controlled phase shifter with lossless active inductors Tsung-Ying Wu; Jeng-Rern Yang
元智大學 2018-04-25 A wideband LNA design of 10.7GHz-12.7GHz for Low Earth Orbit Microsatellites Min-Jung Tsai; Jeng-Rern Yang
元智大學 2018-04-25 High Conversion Gain, low-powernd low-noise front-end receiver operating at 0.4, 0.8 and 0.9 GHz for IoT applications Wei-Hua Cheng; Jeng-Rern Yang
元智大學 2017-11-05 A multiband fully integrated high-linearity power amplifier using a 0.18-μm CMOS process for LTE applications Tsung-Ying Wu; Jeng-Rern Yang
元智大學 2017-06-29 Low-Power CMOS LNA 900-MHz LoRa Application Through Parallel-RC Feedback Cheng-Shian Shiau; Jeng-Rern Yang
元智大學 2017-06-29 Low-Power CMOS LNA 900-MHz LoRa Application Through Parallel-RC Feedback Cheng-Shian Shiau; Jeng-Rern Yang
元智大學 2017-06-04 A 0.9-GHz Fully Integrated 45% PAE Class-E Power Amplifier Fabricated Using a 0.18-μm CMOS Process for LoRa Applications Yu-Ting Tseng; Jeng-Rern Yang
元智大學 2017-06-04 A 0.9-GHz Fully Integrated 45% PAE Class-E Power Amplifier Fabricated Using a 0.18-μm CMOS Process for LoRa Applications Yu-Ting Tseng; Jeng-Rern Yang

顯示項目 1-10 / 62 (共7頁)
1 2 3 4 5 6 7 > >>
每頁顯示[10|25|50]項目