English  |  正體中文  |  简体中文  |  0  
???header.visitor??? :  51063123    ???header.onlineuser??? :  1026
???header.sponsordeclaration???
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
???ui.leftmenu.abouttair???

???ui.leftmenu.bartitle???

???index.news???

???ui.leftmenu.copyrighttitle???

???ui.leftmenu.link???

"jou jing yang"???jsp.browse.items-by-author.description???

???jsp.browse.items-by-author.back???
???jsp.browse.items-by-author.order1??? ???jsp.browse.items-by-author.order2???

Showing items 16-40 of 110  (5 Page(s) Totally)
1 2 3 4 5 > >>
View [10|25|50] records per page

Institution Date Title Author
國立交通大學 2015-07-21T08:29:25Z A Cache Hierarchy Aware Thread Mapping Methodology for GPGPUs Lai, Bo-Cheng Charles; Kuo, Hsien-Kai; Jou, Jing-Yang
國立交通大學 2014-12-16T06:15:56Z Fine-grained bandwidth control arbiter and the method thereof Huang, Juinn-Dar; Lin, Bu-Ching; Lee, Geeng-Wei; Jou, Jing-Yang
國立交通大學 2014-12-16T06:15:24Z DELAY OPTIMAL COMPRESSOR TREE SYNTHESIS FOR LUT-BASED FPGAS HUANG Juinn-Dar; Lu Jhih-Hong; Lin Bu-Ching; Jou Jing-Yang
國立交通大學 2014-12-13T10:51:53Z 單晶片系統驗證之核心技術開發---子計畫二:針對單晶片系統界面協定之驗證(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:11Z 後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(I) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:09Z 多媒體系統晶片設計技術研究---子計畫五:系統晶片上系統驗證之研究 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:03Z 後次微米時代新興電子設計自動化技術之研究---總計畫(I) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:03Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(I) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:51:01Z 單晶片系統之電腦輔助設計研究(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:50:03Z 多媒體系統晶片設計技術之究---子計畫V:系統晶片上系統驗證之研究(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:49:43Z 後次微米時代新興電子設計自動化技術之研究---總計畫(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:48:43Z 後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:48:36Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(II) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:46:03Z 後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:45:00Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:43:32Z 後次微米時代新興電子設計自動化技術之研究---總計畫(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:41:26Z 在多核心架構上考慮效能與功耗問題的系統設計方法 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:41:05Z 出席1999年國際工程教育會議 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:39:29Z 單晶片系統之電腦輔助設計研究(III) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:39:15Z 超大型積體電路測試與可測性設計課程發展---子計畫(I):總論、組合測試、序向測試、設計通例 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:39:13Z 限制驅動的部份掃描 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:39:10Z 低功率超大型積體電路與電腦輔助設計之研究---子計畫二:滲合不同電壓設計方式的低功率設計以及電腦輔助設計之研究 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:38:44Z 超大型積體電路測試與可測試性設計課程發展---子計畫一:總論,組合 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:36:46Z 多媒體系統晶片設計技術之研究---子計畫V:系統晶片上系統驗證之研究(I) 周景揚; JOU JING-YANG
國立交通大學 2014-12-13T10:35:23Z 單晶片寬頻無線通訊系統設計技術之研究---子計畫IV:單晶片系統上佈局驅動的資料路徑編譯器之研究 周景揚; JOU JING-YANG

Showing items 16-40 of 110  (5 Page(s) Totally)
1 2 3 4 5 > >>
View [10|25|50] records per page