English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  51017461    線上人數 :  1415
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"jou shyh jye"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 51-100 / 182 (共4頁)
<< < 1 2 3 4 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立交通大學 2015-07-21T11:20:58Z A 40 nm 512 kb Cross-Point 8 T Pipeline SRAM With Binary Word-Line Boosting Control, Ripple Bit-Line and Adaptive Data-Aware Write-Assist Lien, Nan-Chun; Chu, Li-Wei; Chen, Chien-Hen; Yang, Hao-I.; Tu, Ming-Hsien; Kan, Paul-Sen; Hu, Yong-Jyun; Chuang, Ching-Te; Jou, Shyh-Jye; Hwang, Wei
國立交通大學 2015-07-21T11:20:48Z Blind ICA detection based on second-order cone programming for MC-CDMA systems Jen, Chih-Wei; Jou, Shyh-Jye
國立交通大學 2015-07-21T08:31:28Z An IEEE 802.15.3c/802.11ad Compliant SC/OFDM Dual-Mode Baseband Receiver for 60 GHz Band Liu, Wei-Chang; Yeh, Fu-Chun; Wu, Chia-Yi; Wei, Ting-Chen; Huang, Ya-Shiue; Huang, Shen-Jui; Chan, Ching-Da; Jou, Shyh-Jye; Chen, Sau-Gee
國立交通大學 2015-07-21T08:31:16Z An Ultra-Low Voltage Hearing Aid Chip using Variable-Latency Design Technique Chang, Kuo-Chiang; Luo, Shien-Chun; Huang, Ching-Ji; Liu, Chih-Wei; Chu, Yuan-Hua; Jou, Shyh-Jye
國立交通大學 2015-07-21T08:31:06Z AN EFFICIENT 18-BAND QUASI-ANSI 1/3-OCTAVE FILTER BANK USING RE-SAMPLING METHOD FOR DIGITAL HEARING AIDS Yang, Cheng-Yen; Liu, Chih-Wei; Jou, Shyh-Jye
國立交通大學 2015-07-21T08:31:06Z A 10Gbps, 1.24pJ/bit, Burst-Mode Clock and Data Recovery with Jitter Suppression Su, Ming-Chiuan; Chen, Wei-Zen; Wu, Pei-Si; Chen, Yu-Hsian; Lee, Chao-Cheng; Jou, Shyh-Jye
國立交通大學 2015-07-21T08:31:00Z A 40nm 1.0Mb 6T Pipeline SRAM with Digital-Based Bit-Line Under-Drive, Three-Step-Up Word-Line, Adaptive Data-Aware Write-Assist with VCS Tracking and Adaptive Voltage Detector for Boosting Control Liao, Wei-Nan; Lien, Nan-Chun; Chang, Chi-Shin; Chu, Li-Wei; Yang, Hao-I; Chuang, Ching-Te; Jou, Shyh-Jye; Hwang, Wei; Tu, Ming-Hsien; Huang, Huan-Shun; Wang, Jian-Hao; Kan, Paul-Sen; Hu, Yong-Jyun
國立交通大學 2015-07-21T08:29:40Z A 0.325 V, 600-kHz, 40-nm 72-kb 9T Subthreshold SRAM with Aligned Boosted Write Wordline and Negative Write Bitline Write-Assist Lu, Chien-Yu; Chuang, Ching-Te; Jou, Shyh-Jye; Tu, Ming-Hsien; Wu, Ya-Ping; Huang, Chung-Ping; Kan, Paul-Sen; Huang, Huan-Shun; Lee, Kuen-Di; Kao, Yung-Shin
國立交通大學 2015-07-21T08:29:26Z A Low-Jitter Cell-Based Digitally Controlled Oscillator With Differential Multiphase Outputs Su, Ming-Chiuan; Jou, Shyh-Jye; Chen, Wei-Zen
國立交通大學 2015-07-21T08:29:01Z All-Digital Synchronization for SC/OFDM Mode of IEEE 802.15.3c and IEEE 802.11ad Liu, Wei-Chang; Wei, Ting-Chen; Huang, Ya-Shiue; Chan, Ching-Da; Jou, Shyh-Jye
國立交通大學 2015-07-21T08:28:41Z A 10-Gb/s, 1.24 pJ/bit, Burst-Mode Clock and Data Recovery With Jitter Suppression Su, Ming-Chiuan; Chen, Wei-Zen; Wu, Pei-Si; Chen, Yu-Hsiang; Lee, Chao-Cheng; Jou, Shyh-Jye
國立交通大學 2015-07-21T08:27:55Z Analysis and implementation of low-power perceptual multiband noise reduction for the hearing aids application Wei, Cheng-Wen; Tsai, Cheng-Chun; Yi FanJiang; Chang, Tian-Sheuan; Jou, Shyh-Jye
國立交通大學 2014-12-16T06:15:25Z DISTURB-FREE STATIC RANDOM ACCESS MEMORY CELL Chuang Ching-Te; Yang Hao-I; Lin Jihi-Yu; Yang Shyh-Chyi; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Lee Kun-Ti; Li Hung-Yu
國立交通大學 2014-12-16T06:15:18Z STATIC RANDOM ACCESS MEMORY WITH DATA CONTROLLED POWER SUPPLY Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Lin Yung-Wei; Lu Chien-Yu; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Chen Chia-Cheng; Shih Wei-Chiang
國立交通大學 2014-12-16T06:15:16Z ASYMMETRIC VIRTUAL-GROUND SINGLE-ENDED SRAM AND SYSTEM THEREOF JOU Shyh-Jye; Lin Jhih-Yu; Chuang Ching-Te; Tu Ming-Hsien; Tsai Ming-Chien
國立交通大學 2014-12-16T06:14:56Z SINGLE-ENDED SRAM WITH CROSS-POINT DATA-AWARE WRITE OPERATION Jou Shyh-Jye; Lin Jhih-Yu; Chuang Ching-Te; Tu Ming-Hsien; Chiu Yi-Wei
國立交通大學 2014-12-16T06:14:56Z SRAM based on 6 transistor structure including a first inverter, a second inverter, a first pass-gate transistor, and a second pass-gate transistor CHUANG Ching-Te; Jou Shyh-Jye; Hwang Wei; Lin Yi-Wei; Tsai Ming-Chien; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di
國立交通大學 2014-12-16T06:14:56Z Oscillator based on a 6T SRAM for measuring the Bias Temperature Instability Chuang Ching-Te; Jou Shyh-Jye; Hwang Wei; Tsai Ming-Chien; Lin Yi-Wei; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di
國立交通大學 2014-12-16T06:14:49Z STATIC RANDOM ACCESS MEMORY WITH RIPPLE BIT LINES/SEARCH LINES FOR IMROVING CURRENT LEAKAGE/VARIATION TOLERANCE AND DENSITY/PERFORMANCE CHUANG Ching-Te; YANG Hao-I; LU Chien-Yu; CHEN Chien-Hen; CHANG Chi-Shin; HUANG Po-Tsang; LAI Shu-Lin; HWANG Wei; JOU Shyh-Jye; TU Ming-Hsien
國立交通大學 2014-12-16T06:14:10Z Disturb-free static random access memory cell Chuang Ching-Te; Yang Hao-I; Lin Jihi-Yu; Yang Shyh-Chyi; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Lee Kun-Ti; Li Hung-Yu
國立交通大學 2014-12-16T06:14:08Z Static random access memory with data controlled power supply Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Lin Yung-Wei; Lu Chien-Yu; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Chen Chia-Cheng; Shih Wei-Chiang
國立交通大學 2014-12-16T06:13:57Z Threshold voltage measurement device Chuang Ching-Te; Jou Shyh-Jye; Lin Geng-Cing; Wang Shao-Cheng; Lin Yi-Wei; Tsai Ming-Chien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di; Chu Jyun-Kai
國立交通大學 2014-12-16T06:13:52Z Single-ended SRAM with cross-point data-aware write operation Jou Shyh-Jye; Lin Jhih-Yu; Chuang Ching-Te; Tu Ming-Hsien; Chiu Yi-Wei
國立交通大學 2014-12-16T06:13:50Z Static random access memory with ripple bit lines/search lines for improving current leakage/variation tolerance and density/performance Chuang Ching-Te; Yang Hao-I; Lu Chien-Yu; Chen Chien-Hen; Chang Chi-Shin; Huang Po-Tsang; Lai Shu-Lin; Hwang Wei; Jou Shyh-Jye; Tu Ming-Hsien
國立交通大學 2014-12-16T06:13:49Z Oscillato based on a 6T SRAM for measuring the bias temperature instability Chuang Ching-Te; Jou Shyh-Jye; Hwang Wei; Tsai Ming-Chien; Lin Yi-Wei; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di
國立交通大學 2014-12-16T06:13:48Z Static memory and memory cell thereof Jou Shyh-Jye; Tu Ming-Hsien; Hu Yu-Hao; Chuang Ching-Te; Chiu Yi-Wei
國立交通大學 2014-12-13T10:51:45Z 助聽器晶片及系統---子計畫三:助聽器低功率數位電路及SoC整合(II) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:51:10Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---總計畫(I) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:51:04Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫五:室內無線十億級傳輸率之基頻傳收機與低功率設計技術(I) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:48:48Z 助聽器晶片及系統---子計畫三:助聽器低功率數位電路及SoC整合(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:48:39Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫五:室內無線十億級傳輸率之基頻傳收機與低功率設計技術(II) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:48:36Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---總計畫(II) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:48:01Z 智慧型眼鏡助聽器---子計畫二:影像輔助語音處理 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:46:05Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫五:室內無線十億級傳輸率之基頻傳收機與低功率設計技術(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:46:04Z 使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---總計畫(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:42:17Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-總計畫( I ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:42:17Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫五:次世代室內無線五十億位元傳輸率之基頻傳收機及其隨機信號處理模組( I ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:41:36Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-總計畫暨子計畫五:次世代室內無線五十億位元傳輸率之基頻傳收機及其隨機信號處理模組(2/3) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:41:03Z 總量5Gbps等級之第五代行動通訊傳收系統與關鍵晶片設計技術---總計畫暨子計畫五:5Gb/s等級之第五代行動通訊無線基頻傳收機及其關鍵信號處理模組( I ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:31:03Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP---總計畫暨子計畫五:次世代室內無線五十億位元傳輸率之基頻傳收機及其隨機信號處理模組( III ) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:55Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---總計畫(II) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:21Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---子計畫三:應用於行動無線都會網路之通道編解碼及低功率核心技術發展(II) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:18Z 以系統晶片技術實現數位電視廣播接收器並建立其設計平台---子計畫四:數位電視廣播接收器之數位解調與同步設計及其平台與晶片製作(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:10Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---總計畫(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:29:10Z 應用於行動無線都會網路基頻傳收機系統晶片之核心技術開發---子計畫三:應用於行動無線都會網路之通道編解碼及低功率核心技術發展(III) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-13T10:28:26Z 助聽器晶片及系統---子計畫三:助聽器低功率數位電路及SoC整合(I) 周世傑; JOU SHYH-JYE
國立交通大學 2014-12-12T02:52:20Z 適用於高速行動之無線都會區域網路之基頻接收機設計 陳筱筠; Chen, Hsiao-Yun; 周世傑; Jou, Shyh-Jye
國立交通大學 2014-12-12T02:45:37Z 十億級資料傳輸室內無線 SC/OFDM 接收器之系統架構設計與相位雜訊消除演算法及設計 黃亮瑜; Huang, Liang-Yu; 周世傑; Jou, Shyh-Jye
國立交通大學 2014-12-12T02:45:31Z 60 GHz頻帶室內無線數位基頻接收機及具時序錯誤容忍功能電路之設計 劉瑋昌; Liu, Wei-Chang; 周世傑; 楊家驤; Jou, Shyh-Jye; Yang, Chia-Hsiang
國立交通大學 2014-12-12T02:45:21Z 次臨界操作及低功率內嵌式靜態隨機存取記憶體設計與實現 邱奕瑋; Chiu, Yi-Wei; 周世傑; Jou, Shyh-Jye

顯示項目 51-100 / 182 (共4頁)
<< < 1 2 3 4 > >>
每頁顯示[10|25|50]項目