English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  50948936    線上人數 :  783
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"jun chau chien"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-25 / 96 (共4頁)
1 2 3 4 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
臺大學術典藏 2021-03-12T08:41:06Z A wide-band CMOS injection-locked ring oscillator JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:06Z A wide-band CMOS injection-locked ring oscillator JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:06Z A 45.6-GHz matrix distributed amplifier in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:06Z A 45.6-GHz matrix distributed amplifier in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:06Z Ultra-low-voltage CMOS static frequency divider JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:06Z Ultra-low-voltage CMOS static frequency divider JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A 9.5-dB 50-GHz matrix distributed amplifier in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A 9.5-dB 50-GHz matrix distributed amplifier in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A harmonic injection-locked frequency divider in 0.18-μm SiGe BiCMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A harmonic injection-locked frequency divider in 0.18-μm SiGe BiCMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A CMOS tunable transimpedance amplifier JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A CMOS tunable transimpedance amplifier JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A 15-Gb/s 2:1 multiplexer in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:05Z A 15-Gb/s 2:1 multiplexer in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:04Z 40GHz wide-locking-range regenerative frequency divider and low-phase-noise balanced VCO in 0.18μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:04Z 40GHz wide-locking-range regenerative frequency divider and low-phase-noise balanced VCO in 0.18μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:04Z 40Gb/S high-gain distributed amplifiers with cascaded gain stages in 0.18μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:04Z 40Gb/S high-gain distributed amplifiers with cascaded gain stages in 0.18μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:04Z A 40-GHz wide-tuning-range VCO in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:04Z A 40-GHz wide-tuning-range VCO in 0.18-μm CMOS JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:03Z A 20-Gb/s 1: 2 demultiplexer with capacitive-splitting current-mode-logic latches JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:03Z A 20-Gb/s 1: 2 demultiplexer with capacitive-splitting current-mode-logic latches JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:03Z A 10-Gb/s Inductorless CMOS Limiting Amplifier with Third-Order Interleaving Active Feedback JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:03Z A 10-Gb/s Inductorless CMOS Limiting Amplifier with Third-Order Interleaving Active Feedback JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN
臺大學術典藏 2021-03-12T08:41:03Z Design of wide-tuning-range millimeter-wave CMOS VCO with a standing-wave architecture JUN-CHAU CHIEN; 簡俊超; JUN-CHAU CHIEN

顯示項目 1-25 / 96 (共4頁)
1 2 3 4 > >>
每頁顯示[10|25|50]項目