國立交通大學 |
2017-04-21T06:48:21Z |
Design of High-Voltage-Tolerant Level Shifter in Low Voltage CMOS Process for Neuro Stimulator
|
Luo, Zhicong; Ker, Ming-Dou |
國立交通大學 |
2017-04-21T06:48:20Z |
ESD Self-Protection Design on 2.4-GHz T/R Switch for RF Application in CMOS Process
|
Lin, Chun-Yu; Liu, Rui-Hong; Ker, Ming-Dou |
國立交通大學 |
2017-04-21T06:48:17Z |
On-Chip ESD Protection Design for HV Integrated Circuits
|
Ker, Ming-Dou |
國立交通大學 |
2016-03-28T08:17:51Z |
前瞻性混合信號式電路設計技術開發---總計畫暨子計畫五:前瞻性靜電放電防護技術開發
|
柯明道; KER MING-DOU |
國立交通大學 |
2016-03-28T00:05:45Z |
A Fully Integrated 8-Channel Closed-Loop Neural-Prosthetic SoC for Real-Time Epileptic Seizure Control
|
Chen, Wei-Ming; Chiueh, Herming; Chen, Tsan-Jieh; Ho, Chia-Lun; Jeng, Chi; Chang, Shun-Ting; Ker, Ming-Dou; Lin, Chun-Yu; Huang, Ya-Chun; Chou, Chia-Wei; Fan, Tsun-Yuan; Cheng, Ming-Seng; Liang, Sheng-Fu; Chien, Tzu-Chieh; Wu, Sih-Yen; Wang, Yu-Lin; Shaw, Fu-Zen; Huang, Yu-Hsing; Yang, Chia-Hsiang; Chiou, Jin-Chern; Chang, Chih-Wei; Chou, Lei-Chun; Wu, Chung-Yu |
國立交通大學 |
2016-03-28T00:04:24Z |
Area-Efficient and Low-Leakage Diode String for On-Chip ESD Protection
|
Lin, Chun-Yu; Wu, Po-Han; Ker, Ming-Dou |
國立交通大學 |
2015-12-04T07:03:17Z |
ACTIVE GUARD RING STRUCTURE TO IMPROVE LATCH-UP IMMUNITY
|
KER MING-DOU; TSAI HUI-WEN |
國立交通大學 |
2015-12-02T02:59:12Z |
Area-Efficient ESD Clamp Circuit With a Capacitance-Boosting Technique to Minimize Standby Leakage Current
|
Altolaguirre, Federico A.; Ker, Ming-Dou |
國立交通大學 |
2015-12-02T02:59:12Z |
Latch-Up Protection Design With Corresponding Complementary Current to Suppress the Effect of External Current Triggers
|
Tsai, Hui-Wen; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:06:58Z |
應用於低溫多晶矽製程下電容式感測器讀出電路設計與實現
|
林佑達; Lin, Yu-Ta; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:05:43Z |
具有負載適應性之抑制癲癇發作電流刺激器設計
|
陳韋霖; Chen, Wei-Ling; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:05:38Z |
全金屬矽化物互補式金氧半奈米晶片之靜電放電防護電路設計與實現
|
葉致廷; Yeh, Chih-Ting; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:02:46Z |
具有低輸入電流峰值抽載特性之正負高壓產生器及其在生醫晶片上之應用
|
鄭莞學; Cheng, Wan-Hsueh; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:02:46Z |
抑制癲癇發作之十六通道雙向電流刺激器設計
|
楊子毅; Yang, Tzu-Yi; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:02:45Z |
應用於2.4GHz T/R開關前端電路之靜電放電防護設計
|
劉睿閎; Liu, Rui-Hong; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:02:22Z |
100至200伏特SOI製程高壓積體電路之靜電放電防護設計
|
黃義傑; Huang, Yi-Jie; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T01:02:22Z |
佈局最佳化的低壓元件堆疊來達成高壓積體電路之靜電放電防護設計
|
廖顯峰; Liao, Seian-Feng; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-11-26T00:55:39Z |
提升積體電路栓鎖防疫能力之設計方法與實現
|
蔡惠雯; Tsai, Hui-Wen; 柯明道; Ker, Ming-Dou |
國立交通大學 |
2015-07-21T11:21:14Z |
Active Guard Ring to Improve Latch-Up Immunity
|
Tsai, Hui-Wen; Ker, Ming-Dou |
國立交通大學 |
2015-07-21T08:31:30Z |
A High-Voltage-Tolerant Stimulator Realized in the Low-Voltage CMOS Process for Cochlear Implant
|
Lin, Kuan-Yu; Ker, Ming-Dou; Lin, Chun-Yu |
國立交通大學 |
2015-07-21T08:31:29Z |
ESD Protection Design for Radio-Frequency Integrated Circuits in Nanoscale CMOS Technology
|
Lin, Chun-Yu; Chu, Li-Wei; Tsai, Shiang-Yu; Ker, Ming-Dou; Song, Ming-Hsiang; Jou, Chewn-Pu; Lu, Tse-Hua; Tseng, Jen-Chou; Tsai, Ming-Hsien; Hsu, Tsun-Lai; Hung, Ping-Fang; Wei, Yu-Lin; Chang, Tzu-Heng |
國立交通大學 |
2015-07-21T08:31:00Z |
DESIGN OF 2xV(DD) LOGIC GATES WITH ONLY 1xV(DD) DEVICES IN NANOSCALE CMOS TECHNOLOGY
|
Chiu, Po-Yen; Ker, Ming-Dou |
國立交通大學 |
2015-07-21T08:30:57Z |
Power-Rail ESD Clamp Circuit with Embedded-Trigger SCR Device in a 65-nm CMOS Process
|
Altolaguirre, Federico A.; Ker, Ming-Dou |
國立交通大學 |
2015-05-12T02:59:35Z |
Self-reset transient-to-digital convertor and electronic product utilizing the same
|
Ker Ming-Dou; Yen Cheng-Cheng; Chen Tung-Yang; Tsai Ching-Ling; Chen Shih-Fan |
國立交通大學 |
2014-12-16T06:16:17Z |
Charge pump circuit suitable for low-voltage process
|
Ker, Ming-Dou; Tsai, Chia-Sheng |