English  |  正體中文  |  简体中文  |  總筆數 :2828323  
造訪人次 :  32275119    線上人數 :  3647
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"ker ming dou"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 196-220 / 400 (共16頁)
<< < 3 4 5 6 7 8 9 10 11 12 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立交通大學 2014-12-12T01:40:49Z 玻璃基板上之電路設計與實現及其於顯示系統之應用 竹立煒; Chu, Li-Wei; 劉柏村; 柯明道; Liu, Po-Tsun; Ker, Ming-Dou
國立交通大學 2014-12-12T01:37:32Z 低溫多晶矽製程之畫素記憶體電路暨數位類比轉換器電路設計與實現 陳思翰; Chen, Szu-han; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:37:21Z 積體電路元件充電模式之靜電放電防護設計 張堂龍; Chang, Tang-Long; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:36:58Z 低電壓製程之電荷幫浦電路設計 翁怡歆; Weng, Yi-Hsin; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:27:28Z 高壓製程積體電路之靜電放電防護設計與應用 陳穩義; Chen, Wen-Yi; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:27:18Z 利用一倍供應電壓元件實現兩倍供應電壓共容輸入輸出緩衝器設計 林彥良; Lin, Yan-Liang; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:27:11Z 提昇多指狀靜電放電保護元件導通均勻度之設計 溫詠儒; Wen, Yong-Ru; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:27:01Z 高壓BCD製程之靜電放電防護元件設計與實現 許哲綸; Hsu, Che-Lun; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:22:36Z 積體電路電源線間具低漏電流之靜電放電防護電路設計 王暢資; Wang, Chang-Tzu; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-12T01:22:35Z 低溫多晶矽製程之類比積體電路設計與實現 王資閔; Wang, Tzu-Ming; 柯明道; Ker, Ming-Dou
國立交通大學 2014-12-08T15:49:14Z Temperature coefficient of diode-connected LTPS poly-Si TFTs and its application on the bandgap reference circuit Lu, Ting-Chou; Zan, Hsiao-Wen; Ker, Ming-Dou; Huang, Wei-Ming; Lin, Kun-Chih; Shih, Ching-Chieh; Chiu, Chao-Chian; Liu, Chun-Ting
國立交通大學 2014-12-08T15:48:36Z Design and Implementation of Readout Circuit on Glass Substrate for Touch Panel Applications Wang, Tzu-Ming; Ker, Ming-Dou
國立交通大學 2014-12-08T15:48:09Z New Transient Detection Circuit for On-Chip Protection Design Against System-Level Electrical-Transient Disturbance Ker, Ming-Dou; Yen, Cheng-Cheng
國立交通大學 2014-12-08T15:47:57Z Capacitor-Less Design of Power-Rail ESD Clamp Circuit With Adjustable Holding Voltage for On-Chip ESD Protection Yeh, Chih-Ting; Ker, Ming-Dou
國立交通大學 2014-12-08T15:47:54Z Implementation of delta-sigma analog-to-digital converter in LTPS process Tsai, Chia-Chi; Wang, Tzu-Ming; Ker, Ming-Dou
國立交通大學 2014-12-08T15:47:28Z Measurement on Snapback Holding Voltage of High-Voltage LDMOS for Latch-up Consideration Chen, Wen-Yi; Ker, Ming-Dou; Huang, Yeh-Jen; Jou, Yeh-Ning; Lin, Geeng-Lih
國立交通大學 2014-12-08T15:46:33Z An ESD-Protected 5-GHz Differential Low-Noise Amplifier in a 130-nm CMOS Process Hsiao, Yuan-Wen; Ker, Ming-Dou
國立交通大學 2014-12-08T15:46:26Z 2xVDD-tolerant crystal oscillator circuit realized with 1xVDD CMOS devices without gate-oxide reliability issue Ker, Ming-Dou; Wang, Tzu-Ming; Liao, Hung-Tai
國立交通大學 2014-12-08T15:46:07Z ESD protection design for fully integrated CMOS RF power amplifiers with waffle-structured SCR Ker, Ming-Dou; Lin, Chun-Yu; Meng, Guo-Xuan
國立交通大學 2014-12-08T15:43:37Z Low-capacitance SCR with waffle layout structure for on-chip ESD protection in RF ICs Ker, Ming-Dou; Lin, Chun-Yu
國立交通大學 2014-12-08T15:42:34Z Active ESD Protection Design for Interface Circuits Between Separated Power Domains Against Cross-Power-Domain ESD Stresses Chen, Shih-Hung; Ker, Ming-Dou; Hung, Hsiang-Pin
國立交通大學 2014-12-08T15:42:19Z Investigation and Design of On-Chip Power-Rail ESD Clamp Circuits Without Suffering Latchup-Like Failure During System-Level ESD Test Ker, Ming-Dou; Yen, Cheng-Cheng
國立交通大學 2014-12-08T15:41:28Z Design and Realization of Delta-Sigma Analog-to-Digital Converter in LTPS Technology Tsai, Chia-Chi; Ker, Ming-Dou; Li, Yu-Hsuan; Kuo, Chung-Hung; Li, Chun-Huai; Hsieh, Yao-Jen; Liu, Chun-Ting
國立交通大學 2014-12-08T15:41:15Z DESIGN OF ON-CHIP POWER-RAIL ESD CLAMP CIRCUIT WITH ULTR-SMALL CAPACITANCE TO DETECT ESD TRANSITION Chen, Shih-Hung; Ker, Ming-Dou
國立交通大學 2014-12-08T15:40:31Z Design of Mixed-Voltage-Tolerant Crystal Oscillator Circuit in Low-Voltage CMOS Technology Wang, Tzu-Ming; Ker, Ming-Dou; Liao, Hung-Tai

顯示項目 196-220 / 400 (共16頁)
<< < 3 4 5 6 7 8 9 10 11 12 > >>
每頁顯示[10|25|50]項目