國立交通大學 |
2018-01-24T07:38:55Z |
在三維架構下的層與層冷卻優化微通道網路
|
張力文; 李育民; Chang, Li-Wen; Lee, Yu-Min |
國立交通大學 |
2018-01-24T07:38:14Z |
基於良率增置電源凸塊以強化電源供應網絡之可靠性
|
李其翰; 李育民; Lee, Chi-Han; Lee, Yu-Min |
國立交通大學 |
2018-01-24T07:35:37Z |
晶片層級在高效能多核心晶片及系統層級在手持式裝置熱分析
|
邱鴻文; 李育民; Chiou, Hong-Wen; Lee, Yu-min |
國立交通大學 |
2017-04-21T06:49:38Z |
Timing-Constrained Yield-Driven Redundant Via Insertion
|
Yan, Jin-Tai; Chen, Zhi-Wei; Chiang, Bo-Yi; Lee, Yu-Min |
國立交通大學 |
2017-04-21T06:49:03Z |
ThermPL: Thermal-aware Placement Based on Thermal Contribution and Locality
|
Song, Jinxing; Lee, Yu-Min; Ho, Chia-Tung |
國立交通大學 |
2017-04-21T06:48:48Z |
A TSV Noise-Aware 3-D Placer
|
Lee, Yu-Min; Chen, Chun; Song, JiaXing; Pan, Kuan-Te |
國立交通大學 |
2015-12-02T02:59:17Z |
LUTSim: A Look-Up Table-Based Thermal Simulator for 3-D ICs
|
Lee, Yu-Min; Pan, Chi-Wen; Huang, Pei-Yu; Yang, Chi-Ping |
國立交通大學 |
2015-11-26T01:02:46Z |
三維積體電路與手持裝置之熱分析技術
|
潘麒文; Pan, Chi-Wen; 李育民; Lee, Yu-Min |
國立交通大學 |
2015-11-26T00:55:23Z |
類比與混合訊號矽智財之行為模型設計與應用經驗 研究案例:展頻時脈產生器類比行為模型設計與應用
|
邱堉增; Chiu, Yu-Tseng; 李育民; 洪浩喬; Lee, Yu-Min; Hong, Hao-Chiao |
國立交通大學 |
2015-11-26T00:55:22Z |
以基於良率的電源接墊增置方法強化晶片上的電源供應網路
|
洪源懋; Hung, Yuan-Mao; 李育民; Lee, Yu-Min |
國立交通大學 |
2014-12-13T10:51:55Z |
先進製程技術之設計與可靠度提昇研究---子計畫二:考慮製程變異的導線模型、時序分析以及最佳化(II)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:51:52Z |
單晶片系統驗證之核心技術開發---子計畫六:針對先進晶片設計的熱點驗證之完整熱模型與高效能熱分析(III)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:51:38Z |
先進製程技術之設計與可靠度提昇研究---子計畫二:考慮製程變異的導線模型、時序分析以及最佳化(III)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:49:50Z |
針對3D整合之電子設計自動化技術開發---子計畫一:三維度積體電路的隨機電熱模擬及其對功率最佳化的應用(I)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:45:59Z |
針對3D整合之電子設計自動化技術開發---子計畫一:三維度積體電路的隨機電熱模擬及其對功率最佳化的應用(II)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:33:16Z |
低功率系統之設計及自動化---子計畫IV:適用於晶片上電力傳輸分析之階層模組簡化技術(I)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:31:56Z |
低功率系統之設計及自動化-子計畫九:適用於晶片上電力傳輸分析之階層模組簡化技術(II)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:31:02Z |
低功率系統之設計及自動化-子計畫九:適用於晶片上電力傳輸分析之階層模組簡化技術(III)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:30:12Z |
單晶片系統驗證之核心技術開發-子計畫六:針對先進晶片設計的熱點驗證之完整熱模型與高效能熱分析(I)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:29:31Z |
單晶片系統驗證之核心技術開發---子計畫六:針對先進晶片設計的熱點驗證之完整熱模型與高效能熱分析(II)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-13T10:29:15Z |
先進製程技術之設計與可靠度提昇研究---子計畫二:考慮製程變異的導線模型、時序分析以及最佳化(I)
|
李育民; LEE YU-MIN |
國立交通大學 |
2014-12-12T03:02:05Z |
考慮製程變異下應用Bootstrap信賴區間模擬空間相關性
|
蘇炳熏; Su, Bing-Hsing; 李育民; Lee, Yu-Min |
國立交通大學 |
2014-12-12T02:53:20Z |
一個新穎且快速的調整睡眠電晶體尺寸演算法經由使用積分型的靈敏度
|
徐獻哲; Shiu, Shian-Je; 李育民; Lee, Yu-Min |
國立交通大學 |
2014-12-12T02:44:30Z |
TNAPL:三維積體電路針對矽穿孔雜訊改良的佈局擺置
|
陳群; Chen, Chun; 李育民; Lee, Yu-Min |
國立交通大學 |
2014-12-12T02:42:47Z |
ICEPL: 考慮溫度與熱梯度的熱感知平面擺置
|
陳思翰; Chen, Si-Han; 李育民; Lee, Yu-Min |