|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51897091
線上人數 :
896
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"liu shen iuan"的相關文件
顯示項目 161-170 / 185 (共19頁) << < 10 11 12 13 14 15 16 17 18 19 > >> 每頁顯示[10|25|50]項目
| 國立臺灣大學 |
1999 |
Low-power clock-deskew buffer for high-speed digital circuits
|
Liu, Shen-Iuan; Lee, Jiunn-Hwa; Tsao, Hen-Wai |
| 國立臺灣大學 |
1999 |
Spice Macro model for MAGFET and its applications
|
Liu, Shen-Iuan; Wei, Jian-Fan; Sung, Guo-Ming |
| 國立臺灣大學 |
1999 |
Low-voltage BiCMOS four-quadrant multiplier using triode-region transistors
|
Liu, Shen-Iuan; Lee, Jiin-Long; Chang, Cheng-Chieh |
| 國立臺灣大學 |
1999 |
Low-voltage BiCMOS four-quadrant multiplier and squarer
|
Liu, Shen-Iuan; Lee, Jiin-Long; Chang, Cheng-Chieh |
| 國立臺灣大學 |
1998-10 |
Weak inversion four-quadrant multiplier and two-quadrant divider
|
Chang, Cheng-Chieh; Liu, Shen-Iuan |
| 國立臺灣大學 |
1997-09 |
High-speed divide-by-4/5 counter for a dual-modulus prescaler
|
Yang, Ching-Yuan; Dehng, Guang-Kaai; Liu, Shen-Iuan |
| 國立臺灣大學 |
1997-07 |
Single-resistance-controlled sinusoidal oscillator using two FTFNs
|
Liu, Shen-Iuan |
| 國立臺灣大學 |
1997-06 |
Analog maximum, median and minimum circuit
|
Liu, Shen-Iuan; Chen, Poki; Chen, Chin-Yang; Hwu, Jenn-Gwo |
| 國立臺灣大學 |
1997-05 |
Highly accurate cyclic CMOS time-to-digital converter with extremely low power consumption
|
Chen, Poki; Liu, Shen-Iuan; Wu, Jingshown |
| 國立臺灣大學 |
1997-01 |
Low-voltage CMOS four-quadrant multiplier
|
Liu, Shen-Iuan; Chang, Chen-Chieh |
顯示項目 161-170 / 185 (共19頁) << < 10 11 12 13 14 15 16 17 18 19 > >> 每頁顯示[10|25|50]項目
|