English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  51649204    在线人数 :  816
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"mao hsu yen"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 41-54 / 54 (共3页)
<< < 1 2 3 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
國立臺灣海洋大學 2009-07 Parallel Implementation of Convolution Encoder for Software Defined Radio on DSP Architecture Jui-Chieh Lin;Chu Yu;Mao-Hsu Yen;Pao-Ann Hsiung;Sao-Jie Chen;Yu Hen Hu
國立臺灣海洋大學 2009-05 A 900 MHz to 5.2 GHz Dual-Loop Feedback Multi-band LNA Jia-Wei Lin;Da-Tong Yen;Wei-Yi Hu;Chu Yu;Mao-Hsu Yen;Pao-Ann Hsiung;Sao-Jie Chen
國立臺灣海洋大學 2009-01 Design of a High-Speed Block Interleaving/Deinterleaving Architecture for Wireless Communication Applications Chu Yu;Mao-Hsu Yen;Pao-Ann Hsiung;Sao-Jie Chen
國立臺灣海洋大學 2009 Low-Error Fixed-Width Modified Booth Multipliers Chu Yu;Cheng-Hang Sung;Meng-Hsueh Chiang;Mao-Hsu Yen;Hwai-Tsu Hu
國立臺灣海洋大學 2008-10 SIMD-Wavefront Architecture for Computing the Dynamic Time Warping Algorithm Mao-Hsu Yen;Yeong-Chang Maa;Chu Yu;Yi-Shan Chen;Yu-Hsiang Huang
國立臺灣海洋大學 2008 A Unified Block Interleaving/Deinterleaving Architecture for Wireless Communication Applications Chu Yu;Mao-Hsu Yen;Pao-Ann Hsiung;Sao-Jie Chen
國立臺灣海洋大學 2008 A VLSI Architecture for Computing the Dynamic Space Warping Algorithm Chun-Lung Wu;Chia-Yen Hsu;Yu-Hsiang Huang;Mao-Hsu Yen;Yeong-Chang Maa
國立臺灣海洋大學 2006 A Three-Stage Three-Sided Rearrangeable Switching Network for Interconnection Chip Mao-Hsu Yen;Yeong-Chang Maa;Chin-Fa Hsieh;Shiuh-Chung Yi;
國立臺灣海洋大學 2001-11 A Three-stage One-sided Rearrangeable Polygonal Switching Network Mao-Hsu Yen;Sao-Jie Chen;Sanko H. Lan
國立臺灣海洋大學 2001 Symmetric and Programmable Multi-Chip Module for Low-Power Prototyping System Mao-Hsu Yen;Sao-Jie Chen;Sanko H. Lan
國立臺灣海洋大學 1999-10 Symmetric and programmable multi-chip module for rapid prototyping system Mao-Hsu Yen; Sao-Jie Chen; Sanko H. Lan
國立臺灣科技大學 1999 Symmetric and programmable multi-chip module for rapid prototyping system Mao-Hsu Yen;Sao-Jie Chen;Lan, S.H.
國立臺灣科技大學 1999 Polygonal routing network for FPGA/FPIC Mao-Hsu Yen;Mon-Chau Shie;Lan, S.H.
國立臺灣海洋大學 1999 Polygonal Routing Network for FPGA/FPIC Mao-Hsu Yen;Mon-Chau Shie;Sank0 H. Lan

显示项目 41-54 / 54 (共3页)
<< < 1 2 3 > >>
每页显示[10|25|50]项目