English  |  正體中文  |  简体中文  |  总笔数 :2853504  
造访人次 :  45192275    在线人数 :  749
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"shung cb"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 1-25 / 31 (共2页)
1 2 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
國立交通大學 2019-04-02T06:00:54Z A queue manager chip for shared buffer ATM switches Lin, YS; Huang, HC; Shung, CB
國立交通大學 2019-04-02T06:00:53Z Multiple-training bi-directional adaptive equalizers for TDMA digital cellular systems Chen, MJ; Shung, CB
國立交通大學 2019-04-02T05:58:27Z Technology mapping for FPGAs with composite logic block architectures Chuang, HH; Shung, CB
國立交通大學 2014-12-08T15:49:21Z An efficient architecture for multicasting in shared buffer ATM switches Lin, YS; Shung, CB
國立交通大學 2014-12-08T15:49:02Z Design of knockout concentrators Lin, YS; Shung, CB; Chen, JC
國立交通大學 2014-12-08T15:48:45Z A combined channel assignment mechanism for hierarchical cellular systems Lo, KR; Chang, CJ; Chang, C; Shung, CB
國立交通大學 2014-12-08T15:46:43Z New serial architecture for the Berlekamp-Massey algorithm Chang, HC; Shung, CB
國立交通大學 2014-12-08T15:45:42Z Two systolic architectures for modular multiplication Tsai, WC; Shung, CB; Wang, SJ
國立交通大學 2014-12-08T15:44:50Z A QoS-guaranteed fuzzy channel allocation controller for hierarchical cellular systems Lo, KR; Chang, CJ; Chang, C; Shung, CB
國立交通大學 2014-12-08T15:44:35Z Delay-optimal technology mapping for hard-wired non-homogeneous FPGAs Chuang, HH; Jou, JY; Shung, CB
國立交通大學 2014-12-08T15:44:14Z A Reed-Solomon Product-Code (RS-PC) decoder chip for DVD applications Chang, HC; Shung, CB; Lee, CY
國立交通大學 2014-12-08T15:40:20Z A neural fuzzy resource manager for hierarchical cellular systems supporting multimedia services Lo, KR; Chang, CJ; Shung, CB
國立交通大學 2014-12-08T15:27:55Z FAULT-TOLERANT ARCHITECTURES FOR SHARED BUFFER MEMORY SWITCH LIN, YF; SHUNG, CB
國立交通大學 2014-12-08T15:27:49Z A HIGH SPEED REED-SOLOMON CODEC CHIP USING LOOKFORWARD ARCHITECTURE CHANG, JY; SHUNG, CB
國立交通大學 2014-12-08T15:27:38Z Accurate logic-level power simulation using glitch filtering and estimation Tsai, WC; Shung, CB; Wang, DC
國立交通大學 2014-12-08T15:27:33Z Queue management for shared buffer and shared multi-buffer ATM switches Lin, YS; Shung, CB
國立交通大學 2014-12-08T15:27:27Z VLSI design of a priority arbitrator for shared buffer ATM switches Lin, YS; Yang, SC; Fang, SJ; Shung, CB
國立交通大學 2014-12-08T15:27:26Z Reactive bandwidth arbitration for priority and multicasting control in ATM switching Fang, SJ; Lin, YS; Yang, SC; Shung, CB
國立交通大學 2014-12-08T15:27:17Z A (208,192;8) Reed-Solomon decoder for DVD application Chang, HC; Shung, CB
國立交通大學 2014-12-08T15:05:17Z AN INTEGRATED CAD SYSTEM FOR ALGORITHM-SPECIFIC IC DESIGN SHUNG, CB; JAIN, R; RIMEY, K; WANG, E; SRIVASTAVA, MB; RICHARDS, BC; LETTANG, E; AZIM, SK; THON, L; HILFINGER, PN; RABAEY, JM; BRODERSEN, RW
國立交通大學 2014-12-08T15:05:04Z A 30-MHZ TRELLIS CODEC CHIP FOR PARTIAL-RESPONSE CHANNELS SHUNG, CB; SIEGEL, PH; THAPAR, HK; KARABED, R
國立交通大學 2014-12-08T15:04:40Z GENERALIZED TRACE-BACK TECHNIQUES FOR SURVIVOR MEMORY MANAGEMENT IN THE VITERBI ALGORITHM CYPHER, R; SHUNG, CB
國立交通大學 2014-12-08T15:04:34Z AREA-EFFICIENT ARCHITECTURES FOR THE VITERBI ALGORITHM .1. THEORY SHUNG, CB; LIN, HD; CYPHER, R; SIEGEL, PH; THAPAR, HK
國立交通大學 2014-12-08T15:04:32Z AREA-EFFICIENT ARCHITECTURES FOR THE VITERBI ALGORITHM .2. APPLICATIONS SHUNG, CB; LIN, HD; CYPHER, R; SIEGEL, PH; THAPAR, HK
國立交通大學 2014-12-08T15:04:17Z REAL-TIME RECORDING RESULTS FOR A TRELLIS-CODED PARTIAL-RESPONSE (TCPR) SYSTEM THAPAR, HK; SHUNG, CB; RAE, JW; KARABED, R; SIEGEL, PH

显示项目 1-25 / 31 (共2页)
1 2 > >>
每页显示[10|25|50]项目