English  |  正體中文  |  简体中文  |  總筆數 :2851802  
造訪人次 :  44743504    線上人數 :  1369
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"sung tze yun"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 171-195 / 195 (共8頁)
<< < 1 2 3 4 5 6 7 8 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
中華大學 2004 A Memory-Efficient and High-Speed Split-radix FFT/IFFT Processor Based on Pipelined CORDIC Rotations 宋志雲; Sung, Tze-Yun
中華大學 2004 The Double Rotation CORDIC Algorithm: New Results for VLSI Implementation of Fast Sine/Cosine Generation 宋志雲; Sung, Tze-Yun
中華大學 2004 The Quantization Effects of CORDIC Arithmetic for Digital Signal Processing Applications 宋志雲; Sung, Tze-Yun
中華大學 2004 A Novel VLSI Implementation of a High-Speed CORDIC-Based Sine and Cosine Generator for OFDM Systems 宋志雲; Sung, Tze-Yun
中華大學 2004 A Low-Latency CORDIC- Based Sine and Cosine Generator for OFDM System 宋志雲; Sung, Tze-Yun
中華大學 2004 Double Rotation CORDIC: A Novel Algorithm for Fast Sine/Cosine Generation 宋志雲; Sung, Tze-Yun
中華大學 2004 A Memory-Efficient and High-Speed CORDIC-Based Split-radix FFT Processor for OFDM System 宋志雲; Sung, Tze-Yun
中華大學 2004 A Parallel-Pipelined Constant Geometry Algorithm (PCGA) for Computation of FFT on a Special Processor 宋志雲; Sung, Tze-Yun
中華大學 2004 An Efficient 8×8 2-D DCT Core Processor for Image Data Compression 宋志雲; Sung, Tze-Yun
中華大學 2004 A Cost-Effective 1024-Point FFT Processor 宋志雲; Sung, Tze-Yun
中華大學 2004 A Novel Implementation of Cost-Effective Parallel-Pipelined 8×8 DCT Processor 宋志雲; Sung, Tze-Yun
中華大學 2004 Implementation of Optimal Image Scaling Algorithm for LCD Monitor Controller 宋志雲; Sung, Tze-Yun
中華大學 2004 A Novel VLSI Implementation of 8×8 2-D DCT/IDCT Core Processor for Image Data Compression 宋志雲; Sung, Tze-Yun
中華大學 2004 An Efficient 8×8 2-D DCT /IDCT Core Processor for Image Data Compression 宋志雲; Sung, Tze-Yun
中華大學 2004 An Efficient Parallel-Pipelined Algorithm and Architecture for Computation of 2-D DCT on Two Successive Processors 宋志雲; Sung, Tze-Yun
中華大學 2004 Fast CORDIC-Based Sine/Cosine Generator Using a Double Rotation Algorithm and a Novel -prediction Algorithm 宋志雲; Sung, Tze-Yun
中華大學 2004 A Parallel-Pipelined Processor for Fast Fourier Transform 宋志雲; Sung, Tze-Yun
中華大學 2003 Image Processing Algorithms Applying on Flat Panel Display Controller 宋志雲; Sung, Tze-Yun
中華大學 2003 Chip Implementation of Image Processing Algorithms for Flat Panel Display Controller-F*Con-V.1 宋志雲; Sung, Tze-Yun
中華大學 2003 Design and Implementation Of Enriched Instruction Set 8051 Microcontroller-CH*MCU-R251 宋志雲; Sung, Tze-Yun
中華大學 2003 Chip Implementation of Optimal Image Scaling Algorithm for Flat Panel Display Controller-F*Con-V.1 宋志雲; Sung, Tze-Yun
中華大學 2003 Design and Implementation of 16-bit General Purpose Microcontroller - CH*MCU-16” 宋志雲; Sung, Tze-Yun
中華大學 2003 Implementation of Image Processing Algorithms for Flat Panel Display Using Hardware Description Language 宋志雲; Sung, Tze-Yun
中華大學 2003 Chip Implementation of Image Processing Algorithms for Flat Panel Display Controller F*Con-V.1 宋志雲; Sung, Tze-Yun
中華大學 2003 HDL Implementation of Optimal Image Scaling Algorithm for Flat Panel Display 宋志雲; Sung, Tze-Yun

顯示項目 171-195 / 195 (共8頁)
<< < 1 2 3 4 5 6 7 8 > >>
每頁顯示[10|25|50]項目