|
English
|
正體中文
|
简体中文
|
總筆數 :2853469
|
|
造訪人次 :
45166345
線上人數 :
683
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"wu jieh tsorng"的相關文件
顯示項目 11-20 / 96 (共10頁) << < 1 2 3 4 5 6 7 8 9 10 > >> 每頁顯示[10|25|50]項目
| 國立交通大學 |
2016-03-28T08:17:43Z |
智慧型眼鏡助聽器---總計畫暨子計畫四:助聽器超低功率類比積體電路
|
吳介琮; WU JIEH-TSORNG |
| 國立交通大學 |
2016-03-28T08:17:26Z |
高性能類比數位轉換技術
|
吳介琮; WU JIEH-TSORNG |
| 國立交通大學 |
2016-03-28T00:04:20Z |
Introduction to the December Special Issue on the 2015 IEEE International Solid-State Circuits Conference
|
Takamiya, Makoto; Wu, Jieh-Tsorng; Ryynanen, Jussi; Okada, Kenichi; Kim, Jaeha |
| 國立交通大學 |
2015-07-21T11:20:18Z |
Background calibration of integrator leakage in discrete-time delta-sigma modulators
|
Wu, Su-Hao; Wu, Jieh-Tsorng |
| 國立交通大學 |
2015-07-21T08:28:28Z |
A 16-mW 8-Bit 1-GS/s Digital-Subranging ADC in 55-nm CMOS
|
Chung, Yung-Hui; Wu, Jieh-Tsorng |
| 國立交通大學 |
2014-12-16T06:16:14Z |
Method of combining multilevel memory cells for an error correction scheme
|
Wu, Jieh-Tsorng; Wang, Ta-Hui; Chang, Hsie-Chia |
| 國立交通大學 |
2014-12-16T06:15:56Z |
Pre-charge sample-and-hold circuit
|
Wu, Jieh-Tsorng; Lee, Zwei-Mei; Wang, Cheng-Yeh |
| 國立交通大學 |
2014-12-16T06:15:44Z |
BACKGROUND CALIBRATION SYSTEM FOR CALIBRATING NON-LINEAR DISTORTION OF AMPLIFIER AND METHOD THEREOF
|
FAN, Jen-Lin; WU, Jieh-Tsorng |
| 國立交通大學 |
2014-12-16T06:15:06Z |
N-BIT DIGITAL-TO-ANALOG CONVERTING DEVICE
|
Tseng Wei-Hsin; Wu Jieh-Tsorng |
| 國立交通大學 |
2014-12-16T06:14:00Z |
N-bit digital-to-analog converting device
|
Tseng Wei-Hsin; Wu Jieh-Tsorng |
顯示項目 11-20 / 96 (共10頁) << < 1 2 3 4 5 6 7 8 9 10 > >> 每頁顯示[10|25|50]項目
|