|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
53189953
線上人數 :
718
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"yang chia hsiang"的相關文件
顯示項目 26-35 / 71 (共8頁) << < 1 2 3 4 5 6 7 8 > >> 每頁顯示[10|25|50]項目
| 國立交通大學 |
2018-01-24T07:39:33Z |
具穿隧式電晶體與金氧半場效電晶體異質結構之超低能耗數位邏輯與非同步電路設計
|
洪若翰; 楊家驤; Hung, Jo-Han; Yang, Chia-Hsiang |
| 國立交通大學 |
2018-01-24T07:39:03Z |
適用於多重天線系統之廣義幾何平均分解處理器
|
江芷瑄; 楊家驤; Chiang, Chih-Hsuan; Yang, Chia-Hsiang |
| 國立交通大學 |
2018-01-24T07:39:00Z |
穿隧式電晶體與金氧半場效電晶體異質結構之非同步可程式邏輯陣列設計
|
楊智文; 楊家驤; Yang, Chih-Wen; Yang, Chia-Hsiang |
| 國立交通大學 |
2018-01-24T07:39:00Z |
適用於巨量天線系統之整合訊息傳遞偵測與極化碼解碼接收機
|
陳彥同; 楊家驤; Chen, Yan-Tong; Yang, Chia-Hsiang |
| 國立交通大學 |
2017-04-21T06:56:39Z |
sBWT: memory efficient implementation of the hardware-acceleration-friendly Schindler transform for the fast biological sequence mapping
|
Chang, Chia-Hua; Chou, Min-Te; Wu, Yi-Chung; Hong, Ting-Wei; Li, Yun-Lung; Yang, Chia-Hsiang; Hung, Jui-Hung |
| 國立交通大學 |
2017-04-21T06:56:36Z |
A Flexible Geometric Mean Decomposition Processor for MIMO Communication Systems
|
Tsai, Yu-Cheng; Chen, Chiao-En; Yang, Chia-Hsiang |
| 國立交通大學 |
2017-04-21T06:56:28Z |
A Standard-Cell-Design-Flow Compatible Energy-Recycling Logic With 70% Energy Saving
|
Lee, Cheng-Yen; Hsieh, Ping-Hsuan; Yang, Chia-Hsiang |
| 國立交通大學 |
2017-04-21T06:49:12Z |
A 794Mbps 135mW Iterative Detection and Decoding Receiver for 4x4 LDPC-Coded MIMO Systems in 40nm
|
Wu, Wei-Hsuan; Sun, Wei-Cheng; Yang, Chia-Hsiang; Ueng, Yeong-Luh |
| 國立交通大學 |
2017-04-21T06:49:02Z |
A 98.6 mu W Acoustic Signal Processor for Fully-Implantable Cochlear Implants
|
Liu, Hao-Min; Lin, Yung-Jen; Lee, Yu-Chi; Lee, Cheng-Yen; Yang, Chia-Hsiang |
| 國立交通大學 |
2017-04-21T06:49:00Z |
ERROR-RESILIENT SEQUENTIAL CELLS WITH SUCCESSIVE TIME BORROWING FOR STOCHASTIC COMPUTING
|
Liu, Wei-Chang; Chan, Ching-Da; Huang, Shuo-An; Lo, Chi-Wei; Yang, Chia-Hsiang; Jou, Shyh-Jye |
顯示項目 26-35 / 71 (共8頁) << < 1 2 3 4 5 6 7 8 > >> 每頁顯示[10|25|50]項目
|