|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
53286451
在线人数 :
784
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
"yang chia hsiang"的相关文件
显示项目 46-55 / 71 (共8页) << < 1 2 3 4 5 6 7 8 > >> 每页显示[10|25|50]项目
| 國立交通大學 |
2014-12-13T10:49:46Z |
開發新式骨導式人工耳蝸---子計畫三:骨導式人工耳蝸之可程式化低能耗數位訊號處理器設計( III )
|
楊家驤; Yang Chia-Hsiang |
| 國立交通大學 |
2014-12-13T10:49:46Z |
總量5Gbps等級之第五代行動通訊傳收系統與關鍵晶片設計技術---子計畫六:非正交多載波系統具全雙工收發之遞迴解碼器設計( I )
|
楊家驤; Yang Chia-Hsiang |
| 國立交通大學 |
2014-12-13T10:42:27Z |
可程式化生醫訊號量測之低能耗數位訊號處理核心
|
楊家驤; Yang Chia-Hsiang |
| 國立交通大學 |
2014-12-13T10:41:24Z |
開發新式骨導式人工耳蝸-子計畫三:骨導式人工耳蝸之可程式化低能耗數位訊號處理器設計( I )
|
楊家驤; Yang Chia-Hsiang |
| 國立交通大學 |
2014-12-13T10:32:36Z |
開發新式骨導式人工耳蝸---子計畫三:骨導式人工耳蝸之可程式化低能耗數位訊號處理器設計( II )
|
楊家驤; Yang Chia-Hsiang |
| 國立交通大學 |
2014-12-12T02:45:32Z |
一個超低電壓抗錯有限脈衝濾波器
|
羅其偉; Lo, Chi-Wei; 楊家驤; Yang, Chia-Hsiang |
| 國立交通大學 |
2014-12-12T02:45:31Z |
60 GHz頻帶室內無線數位基頻接收機及具時序錯誤容忍功能電路之設計
|
劉瑋昌; Liu, Wei-Chang; 周世傑; 楊家驤; Jou, Shyh-Jye; Yang, Chia-Hsiang |
| 國立交通大學 |
2014-12-12T02:45:31Z |
一個具平行化演算法之廣義上三角分解處理器
|
周俊瑋; Chou, Chun-Wei; 楊家驤; Yang, Chia-Hsiang |
| 國立交通大學 |
2014-12-12T02:45:31Z |
適用於多天線系統之幾何平均值分解處理器
|
蔡雨澄; Tsai, Yu-Cheng; 楊家驤; Yang, Chia-Hsiang |
| 國立交通大學 |
2014-12-08T15:36:49Z |
A 5.4 mu W Soft-Decision BCH Decoder for Wireless Body Area Networks
|
Yang, Chia-Hsiang; Huang, Ting-Ying; Li, Mao-Ruei; Ueng, Yeong-Luh |
显示项目 46-55 / 71 (共8页) << < 1 2 3 4 5 6 7 8 > >> 每页显示[10|25|50]项目
|