|
English
|
正體中文
|
简体中文
|
总笔数 :2854037
|
|
造访人次 :
45435916
在线人数 :
1487
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
显示项目 901-910 / 2346788 (共234679页) << < 86 87 88 89 90 91 92 93 94 95 > >> 每页显示[10|25|50]项目
| 國立交通大學 |
2014-12-08T15:01:54Z |
1-to-(NxN) optical fan-out module for optical interconnects
|
Su, DC; Chang, JT; Huang, YT |
| 國立成功大學 |
2020 |
1-to-100-micron surface height full-field 3D topography by use of the external reflectance versus height conversion method
|
Chiu, M.-H.;Fan, K.-H.;Hsu, Hsu H.-C.;Li, W.-Y. |
| 國立交通大學 |
2014-12-08T15:27:36Z |
1-to-25 optical fanout module for optoelectronics interconnects
|
Su, DC; Chang, JT; Huang, YT |
| 國立交通大學 |
2014-12-12T02:30:51Z |
1-V 2.4-GHz互補式金氧半雙正交架構射頻前端接收器
|
黃柏獅; Bo-Shih Huang; 吳重雨; 謝太炯; Chung-Yu Wu; Tai-Chiung Hsieh |
| 臺大學術典藏 |
2018-09-10T05:29:24Z |
1-V 7-mW Dual-Band Fast-Locked Frequency Synthesizer
|
CHUNG-PING CHEN; Vikas Sharma,; Chien-Liang Chen; Charlie Chung-Ping Chen; CHUNG-PING CHEN |
| 國立勤益科技大學 |
2003 |
1-V CMOS comparator for programmable analog rank-order extractor
|
Hung, Yu-Cherng ; Liu, Bin-Da |
| 國立成功大學 |
2003-05 |
1-v CMOS comparator for programmable analog rank-order extractor
|
Hung, Yu-Cherng; Liu, Bin-Da |
| 國立交通大學 |
2017-04-21T06:56:31Z |
1-V Full-Swing Depletion-Load a-In-Ga-Zn-O Inverters for Back-End-of-Line Compatible 3D Integration
|
Chi, Li-Jen; Yu, Ming-Jiue; Chang, Yu-Hong; Hou, Tuo-Hung |
| 國立交通大學 |
2014-12-08T15:09:36Z |
1-V linear CMOS transconductor with-65 dB THD in nano-scale CMOS technology
|
Lo, Tien-Yu; Hung, Chung-Chih |
| 國立成功大學 |
2009-07-28 |
1-vertex-fault-tolerant cycles embedding on folded hypercubes
|
Hsieh, Sun-Yuan; Kuo, Che-Nan; Huang, Hui-Ling |
显示项目 901-910 / 2346788 (共234679页) << < 86 87 88 89 90 91 92 93 94 95 > >> 每页显示[10|25|50]项目
|