| 國立交通大學 |
2014-12-13T10:51:55Z |
先進製程技術之設計與可靠度提昇研究---子計畫二:考慮製程變異的導線模型、時序分析以及最佳化(II)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:51:52Z |
單晶片系統驗證之核心技術開發---子計畫六:針對先進晶片設計的熱點驗證之完整熱模型與高效能熱分析(III)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:51:38Z |
先進製程技術之設計與可靠度提昇研究---子計畫二:考慮製程變異的導線模型、時序分析以及最佳化(III)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:49:50Z |
針對3D整合之電子設計自動化技術開發---子計畫一:三維度積體電路的隨機電熱模擬及其對功率最佳化的應用(I)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:45:59Z |
針對3D整合之電子設計自動化技術開發---子計畫一:三維度積體電路的隨機電熱模擬及其對功率最佳化的應用(II)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:33:16Z |
低功率系統之設計及自動化---子計畫IV:適用於晶片上電力傳輸分析之階層模組簡化技術(I)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:31:56Z |
低功率系統之設計及自動化-子計畫九:適用於晶片上電力傳輸分析之階層模組簡化技術(II)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:31:02Z |
低功率系統之設計及自動化-子計畫九:適用於晶片上電力傳輸分析之階層模組簡化技術(III)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:30:12Z |
單晶片系統驗證之核心技術開發-子計畫六:針對先進晶片設計的熱點驗證之完整熱模型與高效能熱分析(I)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:29:31Z |
單晶片系統驗證之核心技術開發---子計畫六:針對先進晶片設計的熱點驗證之完整熱模型與高效能熱分析(II)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-13T10:29:15Z |
先進製程技術之設計與可靠度提昇研究---子計畫二:考慮製程變異的導線模型、時序分析以及最佳化(I)
|
李育民; LEE YU-MIN |
| 國立交通大學 |
2014-12-12T03:04:19Z |
針對Giga-Hertz基底雜訊抑制的主動保護電路
|
王建龍; 李育民; 溫瓌岸 |
| 國立交通大學 |
2014-12-12T03:04:16Z |
考慮晶片上具有空間相關製程變異的統計型晶片熱分佈模擬器
|
吳佳鴻; Jia-Hong Wu; 李育民; Yu-Min Lee |
| 國立交通大學 |
2014-12-12T03:02:05Z |
考慮製程變異下應用Bootstrap信賴區間模擬空間相關性
|
蘇炳熏; Su, Bing-Hsing; 李育民; Lee, Yu-Min |
| 國立交通大學 |
2014-12-12T02:53:23Z |
低功率時脈網路取向多階層化電路擺置
|
林哲宇; Zhe-Yu Lin; 李育民; Yu-Min Lee |
| 國立交通大學 |
2014-12-12T02:53:20Z |
一個新穎且快速的調整睡眠電晶體尺寸演算法經由使用積分型的靈敏度
|
徐獻哲; Shiu, Shian-Je; 李育民; Lee, Yu-Min |
| 國立交通大學 |
2014-12-12T02:44:30Z |
TNAPL:三維積體電路針對矽穿孔雜訊改良的佈局擺置
|
陳群; Chen, Chun; 李育民; Lee, Yu-Min |
| 國立交通大學 |
2014-12-12T02:44:29Z |
模型降階法在大量輸入輸出電路下之效能的改善
|
陳威銘; Chen, Wei-Ming; 李育民 |
| 國立交通大學 |
2014-12-12T02:42:47Z |
ICEPL: 考慮溫度與熱梯度的熱感知平面擺置
|
陳思翰; Chen, Si-Han; 李育民; Lee, Yu-Min |
| 國立交通大學 |
2014-12-12T02:38:08Z |
基於交替方向隱式插入延遲法之具線性複雜度的晶片電源網路暫態分析
|
李威宏; Lee, Wei-Hung; 李育民; Yu-Ming Lee |
| 國立交通大學 |
2014-12-12T02:37:30Z |
考慮時序效應三維積體電路平面規劃
|
劉盈享; Liu, Ying-Hsiang; 李育民; Lee, Yu-Ming |
| 國立交通大學 |
2014-12-12T02:37:07Z |
巨集模型與稀疏復原之電源供應網路暫態增量分析技術
|
何嘉桐; Ho, Chia-Tung; 李育民; Lee, Yu-Min |
| 國立交通大學 |
2014-12-12T02:36:59Z |
高適應性三維積體電路電源供應網路設計最佳化
|
孫至鼎; Sun, Chih-Ting; 李育民; Lee, Yu-Min |
| 國立交通大學 |
2014-12-12T02:31:05Z |
以性能和擁擠為導向的多階層繞線方法
|
林義琅; Yih-Lang Lin; 李育民; Yu-Min Lee |
| 國立交通大學 |
2014-12-12T02:30:51Z |
嵌入式雙核心微處理器之耗電分析與評估器
|
許君豪; Chun-Hao Hsu; 李育民; 曹孝櫟; Yu-Min Lee; Shiao-Li Tsao |