English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52927976    線上人數 :  793
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"莊景德"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 11-20 / 88 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立交通大學 2018-01-24T07:38:55Z 實現在 40奈米 CMOS之高密度腦神經訊號處理器 盛庭偉; 莊景德; Sheng, Ting-Woei; Chuang, Ching-Te
國立交通大學 2018-01-24T07:38:55Z 混合穿隧式場效電晶體與金氧半場效電晶體於單晶三維積體靜態隨機存取記憶體考慮層間電耦合的隨機變異特性之研究及分析 王建皓; 莊景德; Wang, Jian-Hao; Chuang, Ching-Te
國立交通大學 2018-01-24T07:38:38Z Area-Power-Efficient 11-Bit Hybrid Dual-Vdd ADC with Self-Calibration for Neural Sensing Applications 陳志明; 黃威; 莊景德; Chen, Jr-Ming
國立交通大學 2018-01-24T07:38:30Z 應用於可植入式生醫感測微系統之高效能無線分級電源管理IC 呂明維; 莊景德; Lu, Ming-Wei; Chuang Ching-Te
國立交通大學 2018-01-24T07:38:01Z 應用於生醫感測平台之 28 奈米極低功率近/次臨界 先進先出記憶體設計 徐維伸; 莊景德; 黃威; Hsu, Wei-Shen; Chuang, Ching-Te; Hwang, Wei
國立交通大學 2018-01-24T07:37:55Z 實現在28奈米製程下0.4V近臨界電壓之三態內容可定址記憶體設計 詹耘昇; 莊景德; 黃威; Chan, Yun-Sheng; Chuang, Ching-Te; Hwang, Wei
國立交通大學 2016-12-20T03:56:52Z 二維材料金氧半元件於邏輯電路與記憶體應用之適用性評估(II) 蘇彬; 莊景德 
國立交通大學 2016-03-29T00:01:10Z 超高通道與解析度微大腦皮質訊號擷取系統晶片封裝的研發---子計畫三:超高通道與解析度腦神經訊號擷取電路設計佈局及功耗優化 莊景德; Chuang Ching-Te
國立交通大學 2016-03-28T08:17:51Z 超高通道與解析度微大腦皮質訊號擷取系統晶片封裝的研發---子計畫三:超高通道與解析度腦神經訊號擷取電路設計佈局及功耗優化 莊景德; Chuang Ching-Te
國立交通大學 2016-03-28T08:17:45Z 穿隧場效電晶體及混合穿隧場效電晶體與金氧半場效電晶體的邏輯電路與靜態隨機存取記憶體之探索與評估 莊景德; Chuang Ching-Te

顯示項目 11-20 / 88 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目