|
English
|
正體中文
|
简体中文
|
Total items :0
|
|
Visitors :
52821325
Online Users :
688
Project Commissioned by the Ministry of Education Project Executed by National Taiwan University Library
|
|
|
|
Taiwan Academic Institutional Repository >
Browse by Author
|
"莊紹勳"
Showing items 21-45 of 150 (6 Page(s) Totally) 1 2 3 4 5 6 > >> View [10|25|50] records per page
| 國立交通大學 |
2016-03-28T08:17:22Z |
低功耗互補式穿隧場效電晶體的設計與製作 (I)
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2015-11-26T01:07:58Z |
運用隨機電報訊號方法分析三閘極電晶體的多層級氧化層陷阱
|
蔡侑璉; Tsai, You-Lian; 莊紹勳; Chung, Steve S. |
| 國立交通大學 |
2015-11-26T01:06:42Z |
二氧化鉿電阻式記憶體多位元操作之隨機電報雜訊分析
|
黃英傑; Huang, Ying-Jie; 莊紹勳; Chung, Steve S. |
| 國立交通大學 |
2015-11-26T01:02:27Z |
雙介電層低功耗電阻式記憶體之設計與最佳化
|
楊勝博; Yang, Shang-Po; 莊紹勳; 汪大暉; Chung, Shao-Shiun; Wang, Tahui |
| 國立交通大學 |
2015-11-26T01:02:27Z |
高介電層金屬閘極CMOS電晶體功函數與臨界電壓變異之關聯性探討
|
王元鼎; Wang, Yuan-Ding; 莊紹勳; 汪大暉; Chung, Shao-Shiun; Wang, Ta-Hui |
| 國立交通大學 |
2015-11-26T01:02:27Z |
運用介電層熔斷崩潰機制設計新穎的單次寫入唯讀記憶體
|
黃智宏; Huang, Zhi-Hong; 莊紹勳; Chung, Shao-Shiun |
| 國立交通大學 |
2015-11-26T00:57:07Z |
互補式面穿隧場效電晶體之結構設計與低功耗電路應用探討
|
趙堉斌; Zhao, Yu-Bin; 莊紹勳; Chung, Shao-Shiun |
| 國立交通大學 |
2015-11-26T00:56:57Z |
淺溝渠隔離氧化層對三維閘極電晶體的可靠性影響
|
吳嘉偉; Wu, Chia-Wei; 莊紹勳; Chung, Shao-Shiun |
| 國立交通大學 |
2014-12-16T06:13:50Z |
使用無源極和汲極接面場效電晶體之基本互補式邏輯閘之構造及其製造方法
|
莊紹勳; 謝易叡 |
| 國立交通大學 |
2014-12-16T06:12:08Z |
使用無源極和汲極接面場效電晶體之基本互補式邏輯閘之構造及其製造方法
|
莊紹勳; 謝易叡 |
| 國立交通大學 |
2014-12-13T10:51:52Z |
張力型矽鍺奈米CMOS元件通道工程及可靠性關鍵問題研究(III)
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:51:36Z |
高速操作及高資料保存特性SONOS型式快閃記憶體之研究
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:51:21Z |
混合基片奈米CMOS元件技術中各種應力效應對傳輸特性及可靠性影響的研究
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:49:40Z |
下一世代高性能及高可靠性的N通道MOS元件設計及量測技術探討
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:49:26Z |
利用氘化及氮化處理製備高可靠性薄閘氧化層深次微米NMOS元件
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:49:24Z |
用於快閃式記憶元件及電路性能與可靠性模擬的元件模式
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:48:12Z |
混合基片奈米CMOS元件技術中各種應力效應對傳輸特性及可靠性影響的研究
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:48:01Z |
高性能先進三維閘極CMOS應變元件設計-元件至電路的考量 (II)
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:46:04Z |
奈米CMOS元件不均勻、雜和氧化層缺陷導致臨限電壓變異之研究(I)
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:45:16Z |
下一世代高性能及高可靠性的N通道MOS元件設計及量測技術探討
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:43:18Z |
先進奈米應力結構CMOS元件性能與可靠性變異之研究
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:42:09Z |
下一世代高性能及高可靠性的N通道MOS元件設計及量測技術探討
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:41:33Z |
先進奈米應力結構CMOS元件性能與可靠性變異之研究
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:40:23Z |
次微米MOS元件在非熱平衡下含氧化層傷害之熱電子閘極電流模式
|
莊紹勳; Chung Steve S |
| 國立交通大學 |
2014-12-13T10:39:39Z |
EPROM記憶元件中熱電子效應的可靠性研究
|
莊紹勳; Chung Steve S |
Showing items 21-45 of 150 (6 Page(s) Totally) 1 2 3 4 5 6 > >> View [10|25|50] records per page
|