English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52835071    線上人數 :  716
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"蕭明椿"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-50 / 87 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立交通大學 2014-12-12T02:06:51Z 互補式金氧半邏輯閘輿連接網之物理性延遲模式及其在最佳化輿自動設計上之應用 蕭明椿; XIAO,MING-CHUN; 吳重雨; WU,CHONG-YU
國立交通大學 2014-12-12T02:03:07Z 互補型金氧半場效電晶體及--或--反閘和或--及--反閘之高效率且一般性時序模式 蕭明椿; XIAO, MING-CHUN; 吳重雨; 沈文仁; WU, CHONG-YU; SHEN, WEN-REN
修平科技大學 2013-06-21 寫入操作時降低電源電壓之雙埠靜態隨機存取記憶體 DUAL PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿;廖笙緯
修平科技大學 2013-03-01 具低功率消耗之NP骨牌式電路 NP-DOMINO CIRCUIT WITH LOWERING POWER CONSUMPTION 蕭明椿;陳冠宇
修平科技大學 2012-09-21 具待機啟動電路之單埠靜態隨機存取記憶體 SINGLE PORT SRAM WITH STANDBY START-UP CIRCUIT 蕭明椿;林弘軒
修平科技大學 2012-09-21 具高效能之靜態隨機存取記憶體 HIGH PERFORMANCE SRAM 蕭明椿;劉育原
修平科技大學 2012-09-21 具高效能之雙埠靜態隨機存取記憶體 HIGH PERFORMANCE DUAL PORT SRAM 蕭明椿;郭正裕
修平科技大學 2012-07-11 待機啟動電路之雙埠靜態隨機存取記憶體 DUAL PORT SRAM WITH STANDBY START-UP CIRCUIT 蕭明椿;楊曜任
修平科技大學 2012-07-11 具靜態雜訊邊際提昇之雙埠靜態隨機存取記憶體 DUAL PORT SRAM WITH IMPROVED SNM 蕭明椿;辜昱珽;陳嘉祥
修平科技大學 2012-04-21 具低功率消耗之高速NP骨牌式電路 HIGH-SPEED NP-DOMINO CIRCUIT WITH LOWERING POWER CONSUMPTION 蕭明椿;湛添閏
修平科技大學 2012-04-21 NP骨牌式電路 NP-DOMINO CIRCUIT 蕭明椿;陳裕勲
修平科技大學 2012-04-21 高性能NP骨牌式電路 HIGH PERFORMANCE NP-DOMINO CIRCUIT 蕭明椿;陳冠宇
修平科技大學 2012-01-11 單埠靜態隨機存取記憶體 SINGLE PORT SRAM 蕭明椿;梁明瑋;謝明哲;張恩誌
修平科技大學 2012-01-11 單埠SRAM SINGLE PORT SRAM 蕭明椿;廖家正;莊易蒼;張恩誌
修平科技大學 2011-12-01 5T單埠靜態隨機存取記憶體 5T SINGLE PORT SRAM 蕭明椿;黃淳德;唐國秦;管展均;溫勝雄
修平科技大學 2011-07-21 具共享控制電路之單埠靜態隨機存取記憶體 SINGLE PORT SRAM WITH SHARING CONTROL CIRCUITS 蕭明椿;黃淳德;鐘國升;溫勝雄
修平科技大學 2011-07-01 7T雙埠SRAM 7T DUAL PORT SRAM 蕭明椿;黃淳德;吳志彬;鄭濬哲
修平科技大學 2011-04-25 雙埠靜態隨機存取記憶體 DUAL PORT SRAM 蕭明椿; 陳彥淳; 郭晁嘉; 張恩誌
修平科技大學 2010-12-01 具放電路徑之雙埠靜態隨機存取記憶體 DUAL PORT SRAM HAVING A DISCHARGING PATH 蕭明椿;張英信;林彥廷;許家禎
修平科技大學 2010-11-01 寫入操作時提高字元線電壓位準之單埠靜態隨機存取記憶體 SINGLE PORT SRAM HAVING A HIGHER VOLTAGE WORD LINE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-08-21 寫入操作時降低電源電壓之靜態隨機存取記憶體 SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-08-11 寫入操作時降低電源電壓之雙埠靜態隨機存取記憶體(SRAM) DUAL PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-06-21 寫入操作時降低電源電壓之雙埠靜態隨機存取記憶體 DUAL PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2009-07-21 具低功率消耗之NP骨牌式電路 NP-DOMINO CIRCUIT WITH LOWERING POWER CONSUMPTION 蕭明椿;陳冠宇
修平科技大學 2009-07-21 具低功率消耗之NMOS樹骨牌式電路 DOMINO CIRCUIT WITH NMOS TREE HAVING LOWER POWER CONSUMPTION 蕭明椿;彭嘉瑋;張雅筑
修平科技大學 2009-06-01 寫入操作時降低電源電壓之單埠靜態隨機存取記憶體 SINGLE PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿;廖笙緯
修平科技大學 2009-05-21 具低漏電流之NP骨牌式電路 NP-DOMINO CIRCUIT WITH LOWERING LEAKAGE CURRENT 蕭明椿;陳冠宇;陳裕勲;湛添閏;王弘毅
修平科技大學 2009-03-11 具低漏電流及預寫控制之雙埠靜態隨機存取記憶體 DUAL PORT SRAM WITH LOWERING LEAKAGE CURRENT AND PREWRITING CONTROL 蕭明椿
修平科技大學 2009-03-01 具低待機電流之骨牌式電路 DOMINO CIRCUIT WITH LOWERING STANDBY CURRENT 蕭明椿
修平科技大學 2009-02-01 具NMOS樹之骨牌式電路 DOMINO CIRCUIT WITH NMOS TREE 蕭明椿
修平科技大學 2009-01-01 具PMOS樹之骨牌式電路 DOMINO CIRCUIT WITH PMOS TREE 蕭明椿
修平科技大學 2008-10-11 具PMOS電流源之峰值檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE 蕭明椿;黃俊銘;王家政;吳祈誼;曾建瑋
修平科技大學 2008-10-11 具可控電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-08-01 具可控NMOS電流源及輸出級之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2008-08-01 具可控NMOS電流源之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE 蕭明椿
修平科技大學 2008-08-01 具可控制的NMOS電流源之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE 蕭明椿
修平科技大學 2008-08-01 具可控NMOS電流源及輸出級之電壓峰値檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2008-06-21 具可控PMOS電流源之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE PMOS CURRENT SOURCE 蕭明椿
修平科技大學 2008-06-21 具可控制的PMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE PMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-06-21 具可控制的NMOS電流源及輸出級之電壓峰?檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2008-05-11 具可控制的NMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-05-11 具低雜訊之輸出緩衝電路 OUTPUT BUFFER HAVING LOWER NOISE 蕭明椿
修平科技大學 2008-04-11 具可控NMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-01-21 具低雜訊之輸出緩衝器 OUTPUT BUFFER HAVING LOWER NOISE 蕭明椿
修平科技大學 2008-01-21 具可控制的NMOS電流源及輸出級之電壓峰値檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2007-12-01 具低雜訊之輸出緩衝電路及方法 蕭明椿
修平科技大學 2007-12-01 具低雜訊之輸出緩衝電路及方法 蕭明椿
修平科技大學 2007-10-11 具低電流消耗的電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING LOWER CURRENT CONSUMPTION 蕭明椿
修平科技大學 2007-09-11 具穩定操作點之寬頻帶線性放大器 WIDE BAND LINEAR AMPLIFIER WITH STABLE OPERATING POINT 蕭明椿
修平科技大學 2007-07-11 具PMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿;陳柏仁;謝育倫

顯示項目 1-50 / 87 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目