English  |  正體中文  |  简体中文  |  Total items :0  
Visitors :  52842803    Online Users :  726
Project Commissioned by the Ministry of Education
Project Executed by National Taiwan University Library
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
About TAIR

Browse By

News

Copyright

Related Links

"蕭明椿"

Return to Browse by Author
Sorting by Title Sort by Date

Showing items 16-65 of 87  (2 Page(s) Totally)
1 2 > >>
View [10|25|50] records per page

Institution Date Title Author
修平科技大學 2011-07-21 具共享控制電路之單埠靜態隨機存取記憶體 SINGLE PORT SRAM WITH SHARING CONTROL CIRCUITS 蕭明椿;黃淳德;鐘國升;溫勝雄
修平科技大學 2011-07-01 7T雙埠SRAM 7T DUAL PORT SRAM 蕭明椿;黃淳德;吳志彬;鄭濬哲
修平科技大學 2011-04-25 雙埠靜態隨機存取記憶體 DUAL PORT SRAM 蕭明椿; 陳彥淳; 郭晁嘉; 張恩誌
修平科技大學 2010-12-01 具放電路徑之雙埠靜態隨機存取記憶體 DUAL PORT SRAM HAVING A DISCHARGING PATH 蕭明椿;張英信;林彥廷;許家禎
修平科技大學 2010-11-01 寫入操作時提高字元線電壓位準之單埠靜態隨機存取記憶體 SINGLE PORT SRAM HAVING A HIGHER VOLTAGE WORD LINE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-08-21 寫入操作時降低電源電壓之靜態隨機存取記憶體 SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-08-11 寫入操作時降低電源電壓之雙埠靜態隨機存取記憶體(SRAM) DUAL PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-06-21 寫入操作時降低電源電壓之雙埠靜態隨機存取記憶體 DUAL PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2009-07-21 具低功率消耗之NP骨牌式電路 NP-DOMINO CIRCUIT WITH LOWERING POWER CONSUMPTION 蕭明椿;陳冠宇
修平科技大學 2009-07-21 具低功率消耗之NMOS樹骨牌式電路 DOMINO CIRCUIT WITH NMOS TREE HAVING LOWER POWER CONSUMPTION 蕭明椿;彭嘉瑋;張雅筑
修平科技大學 2009-06-01 寫入操作時降低電源電壓之單埠靜態隨機存取記憶體 SINGLE PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿;廖笙緯
修平科技大學 2009-05-21 具低漏電流之NP骨牌式電路 NP-DOMINO CIRCUIT WITH LOWERING LEAKAGE CURRENT 蕭明椿;陳冠宇;陳裕勲;湛添閏;王弘毅
修平科技大學 2009-03-11 具低漏電流及預寫控制之雙埠靜態隨機存取記憶體 DUAL PORT SRAM WITH LOWERING LEAKAGE CURRENT AND PREWRITING CONTROL 蕭明椿
修平科技大學 2009-03-01 具低待機電流之骨牌式電路 DOMINO CIRCUIT WITH LOWERING STANDBY CURRENT 蕭明椿
修平科技大學 2009-02-01 具NMOS樹之骨牌式電路 DOMINO CIRCUIT WITH NMOS TREE 蕭明椿
修平科技大學 2009-01-01 具PMOS樹之骨牌式電路 DOMINO CIRCUIT WITH PMOS TREE 蕭明椿
修平科技大學 2008-10-11 具PMOS電流源之峰值檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE 蕭明椿;黃俊銘;王家政;吳祈誼;曾建瑋
修平科技大學 2008-10-11 具可控電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-08-01 具可控NMOS電流源及輸出級之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2008-08-01 具可控NMOS電流源之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE 蕭明椿
修平科技大學 2008-08-01 具可控制的NMOS電流源之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE 蕭明椿
修平科技大學 2008-08-01 具可控NMOS電流源及輸出級之電壓峰値檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2008-06-21 具可控PMOS電流源之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE PMOS CURRENT SOURCE 蕭明椿
修平科技大學 2008-06-21 具可控制的PMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE PMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-06-21 具可控制的NMOS電流源及輸出級之電壓峰?檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2008-05-11 具可控制的NMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-05-11 具低雜訊之輸出緩衝電路 OUTPUT BUFFER HAVING LOWER NOISE 蕭明椿
修平科技大學 2008-04-11 具可控NMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿
修平科技大學 2008-01-21 具低雜訊之輸出緩衝器 OUTPUT BUFFER HAVING LOWER NOISE 蕭明椿
修平科技大學 2008-01-21 具可控制的NMOS電流源及輸出級之電壓峰値檢知器 PEAK VOLTAGE DETECTOR HAVING CONTROLLABLE NMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2007-12-01 具低雜訊之輸出緩衝電路及方法 蕭明椿
修平科技大學 2007-12-01 具低雜訊之輸出緩衝電路及方法 蕭明椿
修平科技大學 2007-10-11 具低電流消耗的電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING LOWER CURRENT CONSUMPTION 蕭明椿
修平科技大學 2007-09-11 具穩定操作點之寬頻帶線性放大器 WIDE BAND LINEAR AMPLIFIER WITH STABLE OPERATING POINT 蕭明椿
修平科技大學 2007-07-11 具PMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿;陳柏仁;謝育倫
修平科技大學 2007-07-11 具NMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING NMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿;黃俊銘
修平科技大學 2007-07-11 具PMOS電流源及輸出級之電壓峰檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2007-07-01 具二極體形式電流源之電壓峰值檢知器及使用該電壓峰值檢知器之脈衝信號檢測電路 蕭明椿
修平科技大學 2007-06-11 具PMOS電流源及輸出級之電壓峰值檢知器 蕭明椿;黃俊銘;吳祈誼
修平科技大學 2007-05-11 具PMOS電流源之雙充電路徑電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE WITH DUAL CHARGING PATHS 蕭明椿
修平科技大學 2006-05-01 互補式金氧半(CMOS)電壓峰值檢知器 CMOS PEAK VOLTAGE DETECTOR 蕭明椿
修平科技大學 2006-05-01 偽靜態隨機存取記憶體(PSRAM)晶胞 PSEUDO STATIC RANDOM ACCRSS MEMORY(PSRAM) CELL 蕭明椿
修平科技大學 2006-01-01 具預寫控制之雙埠靜態隨機存取記憶晶胞 DUAL PORT SRAM CELL WITH PREWRITE CONTROL 蕭明椿
修平科技大學 2006-01-01 可抑制感測容限降低之雙埠靜態隨機存取記憶晶胞 DUAL PORT SRAM CELL FOR PREVENTION OF SENSE MARGIN REDUCTION 蕭明椿
修平科技大學 2005-11-21 可抑制感測容限降低之雙埠SRAM晶胞 DUAL PORT SRAM CELL FOR PREVENTION OF SENSE MARGIN REDUCTION 蕭明椿
修平科技大學 2005-11-21 具預寫控制之雙埠SRAM晶胞 DUAL PORT SRAM CELL WITH PREWRITE CONTROL 蕭明椿
修平科技大學 2005-10-17 互補式金氧半結構之電壓峰值檢知器 蕭明椿
修平科技大學 2005-10-11 可降低讀取干擾之雙埠SRAM晶胞 DUAL PORT SRAM CELL WITH REDUCED READ DISTURBANCE 蕭明椿
修平科技大學 2005-10-11 雙埠SRAM晶胞 DUAL PORT SRAM CELL 蕭明椿
修平科技大學 2005-10-01 具低雜訊之輸出緩衝電路 OUTPUT BUFFER WITH REDUCED NOISE 蕭明椿

Showing items 16-65 of 87  (2 Page(s) Totally)
1 2 > >>
View [10|25|50] records per page