English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52858486    線上人數 :  650
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"蕭明椿"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 21-30 / 87 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
修平科技大學 2010-08-21 寫入操作時降低電源電壓之靜態隨機存取記憶體 SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-08-11 寫入操作時降低電源電壓之雙埠靜態隨機存取記憶體(SRAM) DUAL PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2010-06-21 寫入操作時降低電源電壓之雙埠靜態隨機存取記憶體 DUAL PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿
修平科技大學 2009-07-21 具低功率消耗之NP骨牌式電路 NP-DOMINO CIRCUIT WITH LOWERING POWER CONSUMPTION 蕭明椿;陳冠宇
修平科技大學 2009-07-21 具低功率消耗之NMOS樹骨牌式電路 DOMINO CIRCUIT WITH NMOS TREE HAVING LOWER POWER CONSUMPTION 蕭明椿;彭嘉瑋;張雅筑
修平科技大學 2009-06-01 寫入操作時降低電源電壓之單埠靜態隨機存取記憶體 SINGLE PORT SRAM HAVING A LOWER POWER VOLTAGE IN WRITING OPERATION 蕭明椿;廖笙緯
修平科技大學 2009-05-21 具低漏電流之NP骨牌式電路 NP-DOMINO CIRCUIT WITH LOWERING LEAKAGE CURRENT 蕭明椿;陳冠宇;陳裕勲;湛添閏;王弘毅
修平科技大學 2009-03-11 具低漏電流及預寫控制之雙埠靜態隨機存取記憶體 DUAL PORT SRAM WITH LOWERING LEAKAGE CURRENT AND PREWRITING CONTROL 蕭明椿
修平科技大學 2009-03-01 具低待機電流之骨牌式電路 DOMINO CIRCUIT WITH LOWERING STANDBY CURRENT 蕭明椿
修平科技大學 2009-02-01 具NMOS樹之骨牌式電路 DOMINO CIRCUIT WITH NMOS TREE 蕭明椿

顯示項目 21-30 / 87 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目