English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  52854069    線上人數 :  625
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"蕭明椿"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 51-60 / 87 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
修平科技大學 2007-07-11 具NMOS電流源及單邊負載之電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING NMOS CURRENT SOURCE AND ONE-SIDED TRANSISTOR LOAD 蕭明椿;黃俊銘
修平科技大學 2007-07-11 具PMOS電流源及輸出級之電壓峰檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE AND OUTPUT STAGE 蕭明椿
修平科技大學 2007-07-01 具二極體形式電流源之電壓峰值檢知器及使用該電壓峰值檢知器之脈衝信號檢測電路 蕭明椿
修平科技大學 2007-06-11 具PMOS電流源及輸出級之電壓峰值檢知器 蕭明椿;黃俊銘;吳祈誼
修平科技大學 2007-05-11 具PMOS電流源之雙充電路徑電壓峰值檢知器 PEAK VOLTAGE DETECTOR HAVING PMOS CURRENT SOURCE WITH DUAL CHARGING PATHS 蕭明椿
修平科技大學 2006-05-01 互補式金氧半(CMOS)電壓峰值檢知器 CMOS PEAK VOLTAGE DETECTOR 蕭明椿
修平科技大學 2006-05-01 偽靜態隨機存取記憶體(PSRAM)晶胞 PSEUDO STATIC RANDOM ACCRSS MEMORY(PSRAM) CELL 蕭明椿
修平科技大學 2006-01-01 具預寫控制之雙埠靜態隨機存取記憶晶胞 DUAL PORT SRAM CELL WITH PREWRITE CONTROL 蕭明椿
修平科技大學 2006-01-01 可抑制感測容限降低之雙埠靜態隨機存取記憶晶胞 DUAL PORT SRAM CELL FOR PREVENTION OF SENSE MARGIN REDUCTION 蕭明椿
修平科技大學 2005-11-21 可抑制感測容限降低之雙埠SRAM晶胞 DUAL PORT SRAM CELL FOR PREVENTION OF SENSE MARGIN REDUCTION 蕭明椿

顯示項目 51-60 / 87 (共9頁)
<< < 1 2 3 4 5 6 7 8 9 > >>
每頁顯示[10|25|50]項目