English  |  正體中文  |  简体中文  |  Total items :0  
Visitors :  53281083    Online Users :  696
Project Commissioned by the Ministry of Education
Project Executed by National Taiwan University Library
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
About TAIR

Browse By

News

Copyright

Related Links

"黃俊達"

Return to Browse by Author
Sorting by Title Sort by Date

Showing items 56-65 of 196  (20 Page(s) Totally)
<< < 1 2 3 4 5 6 7 8 9 10 > >>
View [10|25|50] records per page

Institution Date Title Author
國立交通大學 2014-12-13T10:45:02Z 針對3D整合之電子設計自動化技術開發---子計畫三:針對三維規則型邏輯結構之架構探索及穩健合成系統開發(II) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:45:00Z 後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(III) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:43:00Z 平行運算電子設計自動化技術研究-子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境( I ) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:43:00Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫三:針對通訊數位訊號處理器從功能單元層級到系統層級之可靠性驅策的隨機性合成技術( I ) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:41:37Z 次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫三:針對通訊數位訊號處理器從功能單元層級到系統層級之可靠性驅策的隨機性合成技術(2/3) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:41:36Z 平行運算電子設計自動化技術研究-子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境(2/3) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:41:03Z 針對大型微流體生物晶片之設計自動化技術研發---子計畫四:應用於微流體生物晶片上之生化反應樣本製備流程( I ) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:32:01Z 平行運算電子設計自動化技術研究---子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境( III ) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:31:42Z E-Home核心技術之研究---子計畫五晶片上匯流排之架構設計及效能分析技術(I) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:31:07Z 單晶片系統驗證之核心技術開發-子計畫三:以特性為基礎之功能驗證與錯誤診斷(I) 黃俊達; Huang Juinn-Dar

Showing items 56-65 of 196  (20 Page(s) Totally)
<< < 1 2 3 4 5 6 7 8 9 10 > >>
View [10|25|50] records per page