English  |  正體中文  |  简体中文  |  2831143  
???header.visitor??? :  33146663    ???header.onlineuser??? :  1280
???header.sponsordeclaration???
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
???ui.leftmenu.abouttair???

???ui.leftmenu.bartitle???

???index.news???

???ui.leftmenu.copyrighttitle???

???ui.leftmenu.link???

"黃威"???jsp.browse.items-by-author.description???

???jsp.browse.items-by-author.back???
???jsp.browse.items-by-author.order1??? ???jsp.browse.items-by-author.order2???

Showing items 101-125 of 170  (7 Page(s) Totally)
<< < 1 2 3 4 5 6 7 > >>
View [10|25|50] records per page

Institution Date Title Author
國立交通大學 2014-12-13T10:43:01Z 應用於立體視訊之智慧型通訊系統研究-子計畫五:應用於立體視訊之智慧型通訊系統中系統記憶體設計與電路實現( I ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:41:49Z 應用於物聯網資料存取之具能源效益高頻寬記憶體及加寬匯流排介面( I ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:41:37Z 應用於立體視訊之智慧型通訊系統研究-子計畫五:應用於立體視訊之智慧型通訊系統中系統記憶體設計與電路實現( II ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:32:52Z MEPG-4/21 SoC設計及新世代行動通訊之研究---子計畫I:應用於多媒體晶片系統之低電壓高頻寬嵌入式記憶體(I) 黃威; WeiHwang
國立交通大學 2014-12-13T10:32:01Z 應用於立體視訊之智慧型通訊系統研究---子計畫五:應用於立體視訊之智慧型通訊系統中系統記憶體設計與電路實現( III ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:31:37Z E-Home核心技術之研究---子計畫一E-Home伺服器之系統記憶體設計與電路實現(I) 黃威; WeiHwang
國立交通大學 2014-12-13T10:31:31Z E-Home核心技術之研究---總計畫(I) 黃威; WeiHwang
國立交通大學 2014-12-13T10:31:28Z MEPG-4/21 SoC設計及新世代行動通訊之研究-子計畫一:應用於多媒體晶片系統之低電壓高頻寬嵌入式記憶體(II) 黃威; WeiHwang
國立交通大學 2014-12-13T10:30:50Z e-Home核心技術之研究-總計畫(II) 黃威; WeiHwang
國立交通大學 2014-12-13T10:30:50Z e-Home核心技術之研究-子計畫一:e-Home伺服器之系統記憶體設計與電路實現(II) 黃威; WeiHwang
國立交通大學 2014-12-13T10:30:18Z MEPG-4/21 SoC設計及新世代行動通訊之研究-子計畫一:應用於多媒體晶片系統之低電壓高頻寬嵌入式記憶體(III) 黃威; WeiHwang
國立交通大學 2014-12-13T10:29:54Z e-Home核心技術之研究---總計畫(III) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:29:25Z e-Home核心技術之研究---子計畫一:e-Home伺服器之系統記憶體設計與電路實現(III) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:29:07Z 晶片系統國家型科技計畫辦公室維運計畫 黃威; Hwang Wei
國立交通大學 2014-12-12T03:03:05Z 具有寫入輔助電路的穩健低功率靜態隨機存取記憶體 賴思詠; 黃威
國立交通大學 2014-12-12T03:02:53Z 低功率三態內容可定址式記憶體陣列與電路設計 劉文彥; Wen-Yen Liu; 黃威; Wei Hwang
國立交通大學 2014-12-12T03:00:51Z 以1.95奈米閘極厚度之65奈米互補式金屬氧化半導體元件實現之具可靠度及容許高壓輸入之雙電源輸出輸入介面電路設計 林秀玟; Hsiu-Wen Lin; 黃威; Wei Hwang
國立交通大學 2014-12-12T02:52:12Z 適用於H.264解碼器的可調式雙層外部記憶體管理器 張長軒; Chang-hsuan Chang; 黃威; Wei Hwang
國立交通大學 2014-12-12T02:52:09Z 具能量察覺管線化架構可重組混合基底的快速傅利葉轉換處理器設計 賴祈成; Chi-Chen Lai; 黃威; Wei Hwang
國立交通大學 2014-12-12T02:52:08Z 應用於IPv6位址搜尋之高能源效應內容可定址記憶體電路設計 張書瑋; Shu-Wei Chang; 黃威; Wei Hwang
國立交通大學 2014-12-12T02:51:51Z 適應性電壓調變應用於離散餘弦轉換 劉仲文; Chun-Wen Liu; 黃威; Wei Hwang
國立交通大學 2014-12-12T02:51:32Z 超低功率高面積使用率全數位鎖相迴路頻率合成器 陳冠華; Kwan-Hwa Chen; 黃威; Prof. Wei Hwang
國立交通大學 2014-12-12T02:50:21Z 高速磁滯電壓轉換器之漣波電壓改善 張國泰; Kuo-Tai Chang; 黃威; 陳科宏; Wei Huang; Ke-Horng Chen
國立交通大學 2014-12-12T02:45:02Z 應用於高密度神經元感測之11位元低電壓面積與功耗最佳化之類比數位轉換器 楊鈞麟; Yang, Chun-Lin; 莊景德; 黃威; Chuang, Ching-Te; Hwang, Wei
國立交通大學 2014-12-12T02:45:02Z 應用於低功率事件驅動感知平台之超低電壓全數位操控線性穩壓器 郭裔平; Kuo, Yi-Ping; 黃威; 莊景德; Hwang, Wei; Chuang, Ching-Te

Showing items 101-125 of 170  (7 Page(s) Totally)
<< < 1 2 3 4 5 6 7 > >>
View [10|25|50] records per page