國立交通大學 |
2014-12-13T10:30:18Z |
MEPG-4/21 SoC設計及新世代行動通訊之研究-子計畫一:應用於多媒體晶片系統之低電壓高頻寬嵌入式記憶體(III)
|
黃威; WeiHwang |
國立交通大學 |
2014-12-13T10:29:54Z |
e-Home核心技術之研究---總計畫(III)
|
黃威; Hwang Wei |
國立交通大學 |
2014-12-13T10:29:25Z |
e-Home核心技術之研究---子計畫一:e-Home伺服器之系統記憶體設計與電路實現(III)
|
黃威; Hwang Wei |
國立交通大學 |
2014-12-13T10:29:07Z |
晶片系統國家型科技計畫辦公室維運計畫
|
黃威; Hwang Wei |
國立交通大學 |
2014-12-12T03:03:05Z |
具有寫入輔助電路的穩健低功率靜態隨機存取記憶體
|
賴思詠; 黃威 |
國立交通大學 |
2014-12-12T03:02:53Z |
低功率三態內容可定址式記憶體陣列與電路設計
|
劉文彥; Wen-Yen Liu; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T03:00:51Z |
以1.95奈米閘極厚度之65奈米互補式金屬氧化半導體元件實現之具可靠度及容許高壓輸入之雙電源輸出輸入介面電路設計
|
林秀玟; Hsiu-Wen Lin; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:52:12Z |
適用於H.264解碼器的可調式雙層外部記憶體管理器
|
張長軒; Chang-hsuan Chang; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:52:09Z |
具能量察覺管線化架構可重組混合基底的快速傅利葉轉換處理器設計
|
賴祈成; Chi-Chen Lai; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:52:08Z |
應用於IPv6位址搜尋之高能源效應內容可定址記憶體電路設計
|
張書瑋; Shu-Wei Chang; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:51:51Z |
適應性電壓調變應用於離散餘弦轉換
|
劉仲文; Chun-Wen Liu; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:51:32Z |
超低功率高面積使用率全數位鎖相迴路頻率合成器
|
陳冠華; Kwan-Hwa Chen; 黃威; Prof. Wei Hwang |
國立交通大學 |
2014-12-12T02:50:21Z |
高速磁滯電壓轉換器之漣波電壓改善
|
張國泰; Kuo-Tai Chang; 黃威; 陳科宏; Wei Huang; Ke-Horng Chen |
國立交通大學 |
2014-12-12T02:45:02Z |
應用於高密度神經元感測之11位元低電壓面積與功耗最佳化之類比數位轉換器
|
楊鈞麟; Yang, Chun-Lin; 莊景德; 黃威; Chuang, Ching-Te; Hwang, Wei |
國立交通大學 |
2014-12-12T02:45:02Z |
應用於低功率事件驅動感知平台之超低電壓全數位操控線性穩壓器
|
郭裔平; Kuo, Yi-Ping; 黃威; 莊景德; Hwang, Wei; Chuang, Ching-Te |
國立交通大學 |
2014-12-12T02:38:08Z |
具製程、溫度感測器之熱效能管理應用在矽穿孔三維整合
|
江咨霆; Chiang, Tzu-Ting; 黃威; Hwang, Wei |
國立交通大學 |
2014-12-12T02:37:58Z |
具抗製程、電壓、溫度變異之超低電壓數位操控穩壓器應用於超低功率動態調節電壓頻率系統
|
吳珮蓁; Wu, Pei-Chen; 黃威; Hwang, Wei |
國立交通大學 |
2014-12-12T02:33:37Z |
低功率多埠靜態隨機存取記憶體設計:寫入與讀取改善技術
|
王道平; Wang, Dao-Ping; 黃威; Hwang, Wei |
國立交通大學 |
2014-12-12T02:33:24Z |
應用於三維立體高畫質影像之三維動態記憶體 堆疊模型建造及管理單元
|
張致遠; Chang, Chih-Yuan; 黃威; Hwang, Wei |
國立交通大學 |
2014-12-12T02:33:13Z |
應用於神經感測之面積與功耗最佳化11位元延遲線輔助之循序漸進式類比數位轉換器
|
黃騰頡; Huang, Teng-Chieh; 莊景德; 黃威; Chuang, Ching-Te; Hwang, Wei |
國立交通大學 |
2014-12-12T02:30:47Z |
適於數位訊號處理器之低功率多存取埠多存取埠設計
|
華重憲; Hua,Chung-Hsien; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:26:16Z |
閘極二極體增益單元應用於低功率擬似靜態記憶體設計
|
鄭景允; Ching-Yun Cheng; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:26:16Z |
晶片上具有頻率偵測功能的直流/直流轉換器以及應用於可重複組態的乘法累加器之設計
|
楊仁維; Jen-Wei Young; 黃威; Wei Hwang |
國立交通大學 |
2014-12-12T02:26:03Z |
低功率預先比對之內容可定址記憶體電路和轉換後備緩衝器之設計
|
張維耿; Wei-Keng Chang; 黃威; Wei-Hwang |
國立交通大學 |
2014-12-12T02:25:11Z |
利用電源閘與互斥或邏輯閘保持器技術之高能源效應內容可定址記憶體電路設計
|
彭奇偉; Chi-Wei Peng; 黃威; Wei Hwang |