English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  50684934    線上人數 :  280
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"b d liu"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-10 / 10 (共1頁)
1 
每頁顯示[10|25|50]項目

機構 日期 題名 作者
義守大學 2011-12 Portable Potentiostatic Sensor Integrated with Neopterin-imprinted Poly(ethylene-co-vinyl alcohol)-based Electrode C.-Y. Huang;C.-H. Hsieh;Y.-L. Chen;M.-H. Lee;C.-F. Lin;H.-H. Tsai;Y.-Z. Juang;B.-D. Liu;H.-Y. Lin
南台科技大學 1999-08 A 30-V Row/Column Driver for PSCT/LCD using High-Voltage BiMOS Process J. J. Tang; B. D. Liu; J. R. Wu
南台科技大學 1998-10 A new representation for programmable logic arrays to facilitate testing and logic design J. J. Tang; K. J. Lee; B. D. Liu;唐經洲; Jing-Jou Tang
南台科技大學 1996-09 Low test-application time method for EEPLA testing B. D. Liu; K. C. Wei; J. J. Tang;唐經洲; Jing-Jou Tang
南台科技大學 1995-05 An IDDQ fault model to facilitate the design of built-in current sensor (BICSs) B. D. Liu; J. J. Tang; K. J. Lee
南台科技大學 1994-01 Physical fault consideration of test pattern generation for large embeeded PLAs B. D. Liu; J. J. Tang; K. J. Lee
南台科技大學 1993-09 A real time IDDQ testing scheme using current conveyor technique J. J. Tang; K.J. Lee; B.D. Liu
南台科技大學 1993-09 Maximal fault diagnosis resolution for programmable logic array B. D. Liu; J. J. Tang; K. J. Lee
南台科技大學 1993-09 An efficient algorithm to obtain both bipartite row and column folding results of a PLA. K. C. Wei; B. D. Liu; J. J. Tang
南台科技大學 1993-08 A new current sensing technique for IDDQ testing J. J. Tang; K. J. Lee; B. D. Liu

顯示項目 1-10 / 10 (共1頁)
1 
每頁顯示[10|25|50]項目