English  |  正體中文  |  简体中文  |  總筆數 :2851814  
造訪人次 :  44866211    線上人數 :  820
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"c c wang"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 276-300 / 393 (共16頁)
<< < 7 8 9 10 11 12 13 14 15 16 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立中山大學 2000 Design and analysis of Radix-8/4/2 64b/32b integer divider using COMPASS Cell library C.C. Wang;C.J. Huang;I.Y. Chang
國立中山大學 2000 Single-ended SRAM with high test coverage and short test time C.C. Wang;C.F. Wu;R.T. Hwang;C.H. Kao
國立中山大學 2000 Three alternative architecture of digital ratioed compressor design with application to inner produc processing C.C. Wang;P.M. Lee;C.J. Huang
國立中山大學 2000 Analysis of practical expectation of the capacity of PBHC with fault tolerance C.C. Wang;C.F. Tsai
國立中山大學 2000 A deterministic capacity-finding method for multi-valued exponential BAM C.C. Wang;C.J. Huang;S.M. Hwang
國立中山大學 2000 Design of an inner-product processor for hardware realization of multi-valued exponential bidirectional associative memory C.C. Wang;C.J. Huang;Y.P. Chen
國立中山大學 2000 Fuzzy data processing using polynomial bidirectional hetero-associative network C.C. Wang;C.F. Tsai
國立中山大學 2000 Design and analysis of digital ratioed compressors for inner product processing C.C. Wang;C.J. Huang;P.M. Lee
國立中山大學 2000 Cell-based implementation of Radix-4/2 64b dividend 32b divisor signed integer divider using the COMPASS cell library C.C. Wang;C.J. Huang;G.C. Lin;C.F. Wu
國立中山大學 2000 A practical load-optimized VCO design for low-jitter 5V 500 MHz digital phase-locked loop C.C. Wang;Y.T. Chien;Y.P. Chen
國立中山大學 2000 A low-cost quadrature decoder/counter interface integrated circuit for AC induction motor server control C.C. Wang;P.M. Lee;Y.L. Tseng;C.F. Wu
國立中山大學 1999-12 A distributed neural-net training strategy for recognition of Chinese numbers used in the voice dialer of mobile handsets C.C. Wang;H.L. Wu;S.K. Huang
國立中山大學 1999-12 Universal current integration module IC design for smart battery management of mobile handsets C.C. Wang;Y.H. Hsueh;Y.L. Tseng;S.K. Huang;S.F. Hsiao
國立中山大學 1999-12 The industrial application of optical character recognition using PBHAN C.C. Wang;C.F. Tsai
國立中山大學 1999-12 A neural network processing model for address learning and recognition C.C. Wang;C.F. Tsai
國立中山大學 1999-12 Universal Current Integration Module IC Design for Smart Battery Management of Mobile Hansets C.C. Wang; Y.L. Tseng; Y.H. Hsueh; S.K. Huang; S.F. Hsiao
國立中山大學 1999-11 Polynomial bidirectinal hetero-correlator C.C. Wang;C.F. Tsai
國立中山大學 1999-11 A design of a bipolar-valued inner product processor for speech processing C.C. Wang;C.J. Huang;Y.H. Hsueh
國立中山大學 1999-11 Hardware realization of a bit-serial 16-bit multiplier using low-power high-speed FPGA logic module for DSP applications C.C. Wang;C.J. Huang;H.L. Wu;H.M. Yang
國立中山大學 1999-09 In-sawing-lane multi-level BIST for known good dies of LCD drivers C.C. Wang;C.F. Wu;S.H. Chen;C.H. Kao
國立中山大學 1999-09 The study of an architecture of WWW software of multimedia computer assembly C.F. Tsai;C.C. Wang
國立中山大學 1999-09 Design and Verification of Four Non-Homogeneous ALUs for 8-Issue 64-Bit x86-Compatible Superscaler Microprocessors C.C. Wang;S.H. Chen;S.F. Hsaio;C.L. Wu
國立中山大學 1999-09 A real chip used in low-cost testing modules for liquid crystal display drivers C.C. Wang;C.F. Wu;S.H. Chen;C.H. Kao
國立中山大學 1999-09 Design and Performance Verification of ALUs for 64-bit 8-Isuue Superscaler Microprocessors Using 0.25um CMOS Technology C.C. Wang; S.H. Chen; S.F. Hsiao; C.L. Wu
國立中山大學 1999-07 A low-power high-speed dynamic PLA circuit configuration for single-clock CMOS C.C. Wang;C.F. Wu; R.T. Hwang;C.H. Kao

顯示項目 276-300 / 393 (共16頁)
<< < 7 8 9 10 11 12 13 14 15 16 > >>
每頁顯示[10|25|50]項目