English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  50686987    線上人數 :  266
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"d chen"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 76-83 / 83 (共2頁)
<< < 1 2 
每頁顯示[10|25|50]項目

機構 日期 題名 作者
臺大學術典藏 2018-09-10T04:15:28Z Mounting and heatsink method for piezoelectric transformer E. M. Baker; W. Huang; D. Chen; F. C. Lee; DAN CHEN
臺大學術典藏 2013-12 Turn-on Transient Behavior of PD SOI NMOS Device Considering the Back-Gate Bias Effect D. H. Lung;J. B. Kuo;D. Chen; D. H. Lung; J. B. Kuo; D. Chen; JAMES-B KUO
臺大學術典藏 2013-12 Turn-on Transient Behavior of PD SOI NMOS Device Considering the Back-Gate Bias Effect D. H. Lung;J. B. Kuo;D. Chen; D. H. Lung; J. B. Kuo; D. Chen; JAMES-B KUO
臺大學術典藏 2012-04 Function of the parasitic bipolar transistor in the 40 nm PD SOI NMOS device considering the floating body effect C. H. Chen;J. B. Kuo;D. Chen;C. S. Yeh; C. H. Chen; J. B. Kuo; D. Chen; C. S. Yeh; JAMES-B KUO
臺大學術典藏 2012-04 Function of the parasitic bipolar transistor in the 40 nm PD SOI NMOS device considering the floating body effect C. H. Chen;J. B. Kuo;D. Chen;C. S. Yeh; C. H. Chen; J. B. Kuo; D. Chen; C. S. Yeh; JAMES-B KUO
臺大學術典藏 2010-06 A New On-Time Adjustment Scheme for the Reduction of Input Current Distortion of Critical-Mode Power Factor Correction Boost Converters D. Chen; C.-S. Huang; C.-Y. Liu; K.-H. Liu; DAN CHEN; S.-H. Tang;D. Chen;C.-S. Huang;C.-Y. Liu;K.-H. Liu; S.-H. Tang
臺大學術典藏 2010-06 A New On-Time Adjustment Scheme for the Reduction of Input Current Distortion of Critical-Mode Power Factor Correction Boost Converters D. Chen; C.-S. Huang; C.-Y. Liu; K.-H. Liu; DAN CHEN; S.-H. Tang;D. Chen;C.-S. Huang;C.-Y. Liu;K.-H. Liu; S.-H. Tang
臺大學術典藏 2008-07 Modeling and design for a Novel Adaptive Voltage Positioning (AVP) Scheme for Multiphase VRMs M. Lee; D. Chen; K. Huang; C.-W. Liu; B. Tai; CHIH-WEN LIU; DAN CHEN

顯示項目 76-83 / 83 (共2頁)
<< < 1 2 
每頁顯示[10|25|50]項目