English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  50717012    線上人數 :  415
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"guo ji"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 1-10 / 12 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
國立交通大學 2019-04-02T06:04:36Z A NOVEL VLSI ARRAY DESIGN FOR THE DISCRETE HARTLEY TRANSFORM USING CYCLIC CONVOLUTION GUO, JI; LIU, CM; JEN, CW
國立臺灣大學 2015 基於局部線性嵌入和支持向量機的藻類識別 郭驥; Guo, Ji
國立交通大學 2014-12-08T15:44:50Z Hardware-efficient DFT designs with cyclic convolution and subexpression sharing Chang, TS; Guo, JI; Jen, CW
國立交通大學 2014-12-08T15:26:12Z Fast perceptual convolution for room reverberation Lee, WC; Liu, CM; Yang, CH; Guo, JI
國立交通大學 2014-12-08T15:26:04Z A memory efficient realization of cyclic convolution and its application to discrete cosine transform Chen, HC; Guo, JI; Jen, CW
國立交通大學 2014-12-08T15:19:40Z A memory-efficient realization of cyclic convolution and its application to discrete cosine transform Chen, HC; Guo, JI; Chang, TS; Jen, CW
國立交通大學 2014-12-08T15:19:15Z The long length DHT design with a new hardware efficient distributed arithmetic approach and cyclic preserving partitioning Chen, HC; Chang, TS; Guo, JI; Jen, CW
國立交通大學 2014-12-08T15:18:00Z Distributed arithmetic realisation of cyclic convolution and its DFT application Chen, HC; Guo, JI; Jen, CW; Chang, TS
國立交通大學 2014-12-08T15:04:46Z THE EFFICIENT MEMORY-BASED VLSI ARRAY DESIGNS FOR DFT AND DCT GUO, JI; LIU, CM; JEN, CW
國立交通大學 2014-12-08T15:04:40Z A NEW ARRAY ARCHITECTURE FOR PRIME-LENGTH DISCRETE COSINE TRANSFORM GUO, JI; LIU, CM; JEN, CW

顯示項目 1-10 / 12 (共2頁)
1 2 > >>
每頁顯示[10|25|50]項目