English  |  正體中文  |  简体中文  |  總筆數 :0  
造訪人次 :  53305480    線上人數 :  1067
教育部委託研究計畫      計畫執行:國立臺灣大學圖書館
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
關於TAIR

瀏覽

消息

著作權

相關連結

"huang g w"的相關文件

回到依作者瀏覽
依題名排序 依日期排序

顯示項目 11-20 / 54 (共6頁)
<< < 1 2 3 4 5 6 > >>
每頁顯示[10|25|50]項目

機構 日期 題名 作者
臺大學術典藏 2020-06-04T07:54:10Z A 190-GHz amplifier with gain-boosting technique in 65-nm CMOS Siao, D.-S.;Kao, J.-C.;Hsiao, Y.-H.;Hsu, Y.-W.;Teng, Y.-M.;Huang, G.-W.;Lin, K.-Y.;Wang, H.; Siao, D.-S.; Kao, J.-C.; Hsiao, Y.-H.; Hsu, Y.-W.; Teng, Y.-M.; Huang, G.-W.; Lin, K.-Y.; Wang, H.; HUEI WANG
臺大學術典藏 2020-03-02T07:40:50Z Synthesis and properties of polyurea/malonamide dendritic co-adsorbents for dye-sensitized solar cells Huang, G.-W.; Li, C.-T.; Chen, Y.-C.; Jeng, R.-J.; Dai, S.A.; RU-JONG JENG
國立交通大學 2020-03-01 A Unique Approach to Generate Self-Aligned T-Gate Transistors in Counter-Doped Poly-Si With High Etching Selectivity and Isotropy Lin, H. -C.; Li, P. -W.; Huang, G. -W.; Chen, K. -M.; Peng, K. -P.; Huang, Y. -A.; Liang, C. -Y.
國立交通大學 2019-06-03T01:09:17Z A Comprehensive Study of Polymorphic Phase Distribution of Ferroelectric-Dielectrics and Interfacial Layer Effects on Negative Capacitance FETs for Sub-5 nm Node Tang, Y. -T; Su, C. -J.; Wang, Y. -S.; Kao, K. -H.; Wu, T. -L.; Sung, P. -J.; Hou, F. -J.; Wang, C. -J.; Yeh, M. -S.; Lee, Y. -J.; Wu, W. -F.; Huang, G. -W.; Shieh, J. -M.; Yeh, W. -K.; Wang, Y. -H.
國立交通大學 2019-04-02T06:04:37Z Voltage Transfer Characteristic Matching by Different Nanosheet Layer Numbers of Vertically Stacked Junctionless CMOS Inverter for SoP/3D-ICs applications Sung, P. -J.; Chang, C. -Y.; Chen, L. -Y.; Kao, K. -H.; Su, C. -J.; Liao, T. -H.; Fang, C. -C.; Wang, C. -J.; Hong, T. -C.; Jao, C. -Y.; Hsu, H. -S.; Luo, S. -X.; Wang, Y. -S.; Huang, H. -F.; Li, J. -H.; Huang, Y. -C.; Hsueh, F. -K.; Wu, C. -T.; Huang, Y. -M.; Hou, F. -J.; Luo, G. -L.; Shen, Y. -L.; Ma, W. C. -Y.; Huang, K. -P.; Lin, K. -L.; Samukawa, S.; Li, Y.; Huang, G. -W; Lee, Y. -J.; Li, J. -Y.; Wu, W. -F.; Shieh, J. -M.; Chao, T. -S.; Yeh, W. -K.; Wang, Y. -H.
國立成功大學 2019 A Comprehensive Kinetical Modeling of Polymorphic Phase Distribution of Ferroelectric-Dielectrics and Interfacial Energy Effects on Negative Capacitance FETs Tang, Y.-T.;Fan, C.-L.;Kao, Y.-C.;Modolo, N.;Su, C.-J.;Wu, T.-L.;Kao, Kao K.-H.;Wu, P.-J.;Hsaio, S.-W.;Useinov, A.;Su, P.;Wu, Wu W.-F.;Huang, G.-W.;Shieh, J.-M.;Yeh, W.-K.;Wang, Y.-H.
國立成功大學 2019 First Demonstration of CMOS Inverter and 6T-SRAM Based on GAA CFETs Structure for 3D-IC Applications Chang, S.-W.;Li, J.-H.;Huang, M.-K.;Huang, Y.-C.;Huang, S.-T.;Wang, H.-C.;Huang, Y.-J.;Wang, J.-Y.;Yu, L.-W.;Huang, Y.-F.;Hsueh, F.-K.;Sung, P.-J.;Wu, C.-T.;Ma, W.C.-Y.;Kao, Kao K.-H.;Lee, Y.-J.;Lin, C.-L.;Chuang, R.W.;Huang, K.-P.;Samukawa, Samukawa S.;Li, Y.;Lee, W.-H.;Chu, T.-Y.;Chao, T.-S.;Huang, G.-W.;Wu, Wu W.-F.;Li, J.-Y.;Shieh, J.-M.;Yeh, W.-K.;Wang, Y.-H.;Lu, D.D.;Wang, C.-J.;Lin, N.-C.;Su, C.-J.;Lo, S.-H.;Huang, Huang H.-F.
國立成功大學 2019 Voltage Transfer Characteristic Matching by Different Nanosheet Layer Numbers of Vertically Stacked Junctionless CMOS Inverter for SoP/3D-ICs applications Sung, P.-J.;Chang, Chang C.-Y.;Chen, L.-Y.;Kao, Kao K.-H.;Su, C.-J.;Liao, T.-H.;Fang, C.-C.;Wang, C.-J.;Hong, T.-C.;Jao, C.-Y.;Hsu, Hsu H.-S.;Luo, S.-X.;Wang, Y.-S.;Huang, Huang H.-F.;Li, J.-H.;Huang, Y.-C.;Hsueh, F.-K.;Wu, C.-T.;Huang, Y.-M.;Hou, F.-J.;Luo, G.-L.;Huang, Y.-C.;Shen, Y.-L.;Ma, W.C.-Y.;Huang, K.-P.;Lin, K.-L.;Samukawa, Samukawa S.;Li, Y.;Huang, G.-W.;Lee, Y.-J.;Li, J.-Y.;Wu, Wu W.-F.;Shieh, J.-M.;Chao, T.-S.;Yeh, W.-K.;Wang, Y.-H.
臺大學術典藏 2018-09-10T15:33:12Z Diamond-shaped Ge and Ge0.9Si0.1 gate-all-around nanowire FETs with four {111} facets by dry etch technology Hou, F.-J.; Chuang, S.-S.; Hsueh, F.-K.; Kao, K.-H.; Sung, P.-J.; Yuan, W.-Y.; Yao, J.-Y.; Lu, Y.-C.; Lin, K.-L.; Wu, C.-T.; Chen, H.-C.; Chen, B.-Y.; Huang, G.-W.; Chen, H.J.H.; Li, J.-Y.; Li, Y.; Samukawa, S.; Chao, T.-S.; Tseng, T.-Y.; Wu, W.-F.; Hou, T.-H.; Yeh, W.-K.; Lee, Y.-J.; JIUN-YUN LI et al.
臺大學術典藏 2018-09-10T14:57:24Z A 190-GHz amplifier with gain-boosting technique in 65-nm CMOS Siao, D.-S.;Kao, J.-C.;Hsiao, Y.-H.;Hsu, Y.-W.;Teng, Y.-M.;Huang, G.-W.;Lin, K.-Y.;Wang, H.; Siao, D.-S.; Kao, J.-C.; Hsiao, Y.-H.; Hsu, Y.-W.; Teng, Y.-M.; Huang, G.-W.; Lin, K.-Y.; Wang, H.; KUN-YOU LIN

顯示項目 11-20 / 54 (共6頁)
<< < 1 2 3 4 5 6 > >>
每頁顯示[10|25|50]項目