|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
53254214
線上人數 :
1010
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"huang j f"的相關文件
顯示項目 186-195 / 254 (共26頁) << < 14 15 16 17 18 19 20 21 22 23 > >> 每頁顯示[10|25|50]項目
| 國立臺灣科技大學 |
2013 |
A fully integrated 5.6 GHz low-phase noise colpitts VCO/QVCO using programmable switched codes
|
Huang, J.-F.;Chen, K.-L.;Lai, W.-C.;Lin, W.-J. |
| 國立臺灣科技大學 |
2013 |
DC-bias and oscillation-amplitude dependent frequency-tuning characteristics of varactor-switching dual-band CMOS VCOs
|
Jang, S.-L.;Jain, S.;Huang, J.-F.;Hsue, C.-W. |
| 國立臺灣科技大學 |
2013 |
A fully integrated 5.38-5.55 GHz low power CMOS Hartley voltage-controlled oscillator
|
Huang, J.-F.;Wei, T.-H.;Chen, K.-L. |
| 國立臺灣科技大學 |
2013 |
A dual-band cross-coupled oscillator using the varactor-switching mode technique
|
Jang, S.-L.;Chen, Y.-T.;Lin, Y.-S.;Chang, C.-W.;Huang, J.-F. |
| 國立臺灣科技大學 |
2013 |
Switched inductor dual-band CMOS cross-coupled VCO
|
Jang, S.-L.;Huang, J.-F.;Lin, Y.-S.;Chang, C.-W. |
| 國立臺灣科技大學 |
2013 |
A 21.68 GHz low-power frequency synthesizer chip design with an injection-locked frequency divider
|
Huang, J.-F.;Hsu, C.-M.;Chen, K.-L.;Liu, R.-Y. |
| 國立臺灣科技大學 |
2013 |
Chip design of 10 GHz low phase noise and small chip area PLL
|
Huang, J.F.;Lai, W.C.;Wen, J.Y.;Mao, C.C. |
| 國立臺灣科技大學 |
2013 |
Integrated near field communication and wireless charging technology on mobile electronic device with peak shift application
|
Lai, W.-C.;Huang, J.-F.;Lay, W.-T. |
| 國立臺灣科技大學 |
2013 |
Design of a printed dipole array antenna with wideband power divider and RF switches
|
Huang, J.-F.;Wen, J.-Y.;Lai, W.-C. |
| 國立臺灣科技大學 |
2013 |
A source degenerated LC quadrature VCO (SD-QVCO) using 0.18-μm SiGe BiCMOS
|
Jain, S.;Jang, S.-L.;Huang, J.-F. |
顯示項目 186-195 / 254 (共26頁) << < 14 15 16 17 18 19 20 21 22 23 > >> 每頁顯示[10|25|50]項目
|