English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  53310344    在线人数 :  1119
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"huang juinn dar"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 1-50 / 124 (共3页)
1 2 3 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
國立交通大學 2020-10-05T02:00:31Z Forecast-Based Sample Preparation Algorithm for Unbalanced Splitting Correction on DMFBs Song, Ling-Yen; Chen, Yi-Ling; Lei, Yung-Chun; Huang, Juinn-Dar
國立交通大學 2020-07-01T05:21:48Z Time-Constrained Sample Preparation Algorithm for Reactant Minimization on Digital Microfluidic Biochips Song, Ling-Yen; Li, Yu-Ying; Lei, Yung-Chun; Huang, Juinn-Dar
國立交通大學 2020-05-05T00:02:25Z Storage-Aware Algorithms for Dilution and Mixture Preparation With Flow-Based Lab-on-Chip Bhattacharjee, Sukanta; Wille, Robert; Huang, Juinn-Dar; Bhattacharya, Bhargab B.
國立交通大學 2020-01-02T00:04:26Z Design Automation for Dilution of a Fluid Using Programmable Microfluidic Device-Based Biochips Gupta, Ankur; Huang, Juinn-Dar; Yamashita, Shigeru; Roy, Sudip
國立交通大學 2019-09-02T07:45:41Z Reactant Minimization for Multi-Target Sample Preparation on Digital Microfluidic Biochips using Network Flow Models Fan, Kang-Yi; Yamashita, Shigcru; Huang, Juinn-Dar
國立交通大學 2019-05-02T00:26:47Z Versatile Ring-Based Architecture and Synthesis Flow for General-Purpose Digital Microfluidic Biochips Huang, Juinn-Dar; Liu, Chia-Hung; Yang, Wei-Hao
國立交通大學 2019-04-02T06:04:53Z Graph-Based Optimal Reactant Minimization for Sample Preparation on Digital Microfluidic Biochips Chiang, Ting-Wei; Liu, Chia-Hung; Huang, Juinn-Dar
國立交通大學 2019-04-02T06:04:30Z Architecture Exploration and Delay Minimization Synthesis for SET-Based Programmable Gate Arrays Wu, Chia-Cheng; Ho, Kung-Han; Huang, Juinn-Dar; Wang, Chun-Yao
國立交通大學 2019-04-02T06:04:30Z Multi-Target Many-Reactant Sample Preparation for Reactant Minimization on Microfluidic Biochips Lei, Yung-Chun; Lin, Tien-Kuo; Huang, Juinn-Dar
國立交通大學 2019-04-02T06:04:18Z Graph-Based Optimal Reactant Minimization for Sample Preparation on Digital Microfluidic Biochips Chiang, Ting-Wei; Liu, Chia-Hung; Huang, Juinn-Dar
國立交通大學 2018-08-21T05:57:11Z Defect-Aware Synthesis for Reconfigurable Single-Electron Transistor Arrays Huang, Juinn-Dar; Chen, Yi-Hang; Lu, Jia-Shin
國立交通大學 2018-08-21T05:56:53Z Architectural Exploration of 3D FPGAs towards a Better Balance between Area and Delay Chen, Chia-I; Lee, Bau-Cheng; Huang, Juinn-Dar
國立交通大學 2018-08-21T05:56:48Z Multi-Objective Sample Preparation Algorithm for Microfluidic Biochips Supporting Various Mixing Models Lei, Yung-Chun; Lin, Tung-Hsuan; Huang, Juinn-Dar
國立交通大學 2018-08-21T05:56:43Z Reactant Cost Minimization through Target Concentration Selection on Microfluidic Biochips Lei, Yung-Chun; Chen, Yi-Ling; Huang, Juinn-Dar
國立交通大學 2018-08-21T05:56:27Z Storage-Aware Sample Preparation Using Flow-Based Microfluidic Labs-on-Chip Bhattacharjee, Sukanta; Wille, Robert; Huang, Juinn-Dar; Bhattacharya, Bhargab B.
國立交通大學 2018-08-21T05:53:55Z Dilution and Mixing Algorithms for Flow-Based Microfluidic Biochips Bhattacharjee, Sukanta; Poddar, Sudip; Roy, Sudip; Huang, Juinn-Dar; Bhattacharya, Bhargab B.
國立交通大學 2018-08-21T05:53:45Z Concentration-Resilient Mixture Preparation with Digital Microfluidic Lab-on-Chip Bhattacharjee, Sukanta; Chen, Yi-Ling; Huang, Juinn-Dar; Bhattacharya, Bhargab B.
國立交通大學 2018-01-24T07:43:23Z 針對可支援多種混合模型之微流體生物晶片 並具備多重最佳化目標之樣本製備技術 林童暄; 黃俊達; Lin,Tung-Hsuan; Huang, Juinn-Dar
國立交通大學 2018-01-24T07:41:53Z 針對以單電子電晶體為基礎的現場可程式邏輯閘陣列之架構探索及延遲最小化合成技術 何公瀚; 黃俊達; Ho, Kung-Han; Huang, Juinn-Dar
國立交通大學 2018-01-24T07:41:52Z 應用於微流道生物晶片之 多反應物與多目標濃度樣本製備技術 吳錫御; 黃俊達; Wu, Shi-Yu; Huang, Juinn-Dar
國立交通大學 2018-01-24T07:38:29Z 應用於可重構式單電子電晶體陣列之合成技術 陳詣航; 黃俊達; Chen, Yi-Hang; Huang, Juinn-Dar
國立交通大學 2018-01-24T07:38:04Z 應用於微流道生物晶片之多反應物樣本製備技術 彭聖嚴; 黃俊達; Peng, Sheng-Yan; Huang, Juinn-Dar
國立交通大學 2018-01-24T07:38:04Z 針對可重組態單電子電晶體陣列具缺陷感知之合成技術 呂佳鑫; 黃俊達; Lu, Jia-Xin; Huang, Juinn-Dar
國立交通大學 2018-01-24T07:38:04Z 應用於微流道生物晶片上多環節混合器以達到反應物最小化之樣本製備技術 黃綺梅; 黃俊達; Huang, Chi-Mei; Huang, Juinn-Dar
國立交通大學 2017-04-21T06:55:43Z Area Minimization Synthesis for Reconfigurable Single-Electron Transistor Arrays with Fabrication Constraints Chen, Yi-Hang; Chen, Jian-Yu; Huang, Juinn-Dar
國立交通大學 2017-04-21T06:49:52Z Chain-Based Pin Count Minimization for General-Purpose Digital Microfluidic Biochips Lei, Yung-Chun; Hsu, Chen-Shing; Huang, Juinn-Dar; Jou, Jing-Yang
國立交通大學 2017-04-21T06:48:57Z Sample Preparation for Droplet-Based Microfluidics Huang, Juinn-Dar; Liu, Chia-Hung
國立交通大學 2017-04-21T06:48:48Z Volume-Oriented Sample Preparation for Reactant Minimization on Flow-Based Microfluidic Biochips with Multi-Segment Mixers Huang, Chi-Mei; Liu, Chia-Hung; Huang, Juinn-Dar
國立交通大學 2017-04-21T06:48:27Z ROBDD-Based Area Minimization Synthesis for Reconfigurable Single-Electron Transistor Arrays Chen, Yi-Hang; Chen, Yang; Huang, Juinn-Dar
國立交通大學 2016-03-28T00:04:08Z Reactant Minimization for Sample Preparation on Microfluidic Biochips With Various Mixing Models Liu, Chia-Hung; Shen, Kuo-Cheng; Huang, Juinn-Dar
國立交通大學 2015-12-02T03:00:49Z Two-Staged Parallel Layer-Aware Partitioning for 3D Designs Chen, Yi-Hang; Chen, Yi-Ting; Huang, Juinn-Dar
國立交通大學 2015-12-02T02:59:25Z TherWare: Thermal-Aware Placement and Routing Framework for 3D FPGAs with Location-Based Heat Balance Huang, Ya-Shih; Chang, Han-Yuan; Huang, Juinn-Dar
國立交通大學 2015-12-02T02:59:23Z Reactant Minimization in Sample Preparation on Digital Microfluidic Biochips Liu, Chia-Hung; Chiang, Ting-Wei; Huang, Juinn-Dar
國立交通大學 2015-11-26T01:05:49Z 應用於三維可程式邏輯閘陣列之容錯架構探索暨快速重組態演算法 彭晧凌; Peng, Hao-Lin; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-11-26T01:05:19Z 應用於進位儲存加法器式多常數乘法設計面積最小化之智慧型正負號延伸及精確位元計算技術 林子敬; Lin, Tzu-Ching; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-11-26T01:04:15Z 應用於通用圖形處理器上具熱感知及位置相關之三維佈局規劃演算法 謝明廷; Hsieh, Ming-Ting; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-11-26T01:04:10Z 三維積體電路上減少直通矽穿孔之平行化層級感知分割演算法 陳怡廷; Chen, Yi-Ting; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-11-26T00:57:07Z 建構於旅行推銷員問題模型上之可重組態單電子電晶體合成技術 柏汶宜; Bo, Wen-Yi; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-11-26T00:57:06Z 於數位微流體生物晶片中可將反應物最小化 之多目標濃度及多反應物樣本製備技術 林殿國; Lin, Tien-Kuo; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-11-26T00:56:54Z 三維積體電路設計最佳化之研究 黃雅詩; Huang, Ya-Shih; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-11-26T00:56:07Z 應用於微流體生物晶片之樣本製備技術 劉家宏; Liu, Chia-Hung; 黃俊達; Huang, Juinn-Dar
國立交通大學 2015-07-21T08:31:16Z Area Minimization Synthesis for Reconfigurable Single-Electron Transistor Arrays with Fabrication Constraints Chen, Yi-Hang; Chen, Jian-Yu; Huang, Juinn-Dar
國立交通大學 2015-07-21T08:30:59Z Latency-Optimization Synthesis with Module Selection for Digital Microfluidic Biochips Liu, Chia-Hung; Liu, Kuang-Cheng; Huang, Juinn-Dar
國立交通大學 2015-07-21T08:30:59Z Tutorial: Digital Microfluidic Biochips: Towards Hardware/Software Co-Design and Cyber-physical System Integration Ho, Tsung-Yi; Huang, Juinn-Dar; Pop, Paul
國立交通大學 2014-12-16T06:15:56Z Fine-grained bandwidth control arbiter and the method thereof Huang, Juinn-Dar; Lin, Bu-Ching; Lee, Geeng-Wei; Jou, Jing-Yang
國立交通大學 2014-12-16T06:15:56Z Dynamical sequentially-controlled low-power multiplexer device Huang, Juinn-Dar; Chen, Chia-I
國立交通大學 2014-12-16T06:15:24Z DELAY OPTIMAL COMPRESSOR TREE SYNTHESIS FOR LUT-BASED FPGAS HUANG Juinn-Dar; Lu Jhih-Hong; Lin Bu-Ching; Jou Jing-Yang
國立交通大學 2014-12-13T10:51:10Z 後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(I) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:49:46Z 以資料分析為導向之新型態電子設計自動化研究---子計畫一:採用資料分析法則之可重組態單電子電晶體陣列自動合成技術( I ) 黃俊達; Huang Juinn-Dar
國立交通大學 2014-12-13T10:49:02Z 後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(II) 黃俊達; Huang Juinn-Dar

显示项目 1-50 / 124 (共3页)
1 2 3 > >>
每页显示[10|25|50]项目