| 國立交通大學 |
2017-04-21T06:49:52Z |
Chain-Based Pin Count Minimization for General-Purpose Digital Microfluidic Biochips
|
Lei, Yung-Chun; Hsu, Chen-Shing; Huang, Juinn-Dar; Jou, Jing-Yang |
| 國立交通大學 |
2017-04-21T06:48:57Z |
Sample Preparation for Droplet-Based Microfluidics
|
Huang, Juinn-Dar; Liu, Chia-Hung |
| 國立交通大學 |
2017-04-21T06:48:48Z |
Volume-Oriented Sample Preparation for Reactant Minimization on Flow-Based Microfluidic Biochips with Multi-Segment Mixers
|
Huang, Chi-Mei; Liu, Chia-Hung; Huang, Juinn-Dar |
| 國立交通大學 |
2017-04-21T06:48:27Z |
ROBDD-Based Area Minimization Synthesis for Reconfigurable Single-Electron Transistor Arrays
|
Chen, Yi-Hang; Chen, Yang; Huang, Juinn-Dar |
| 國立交通大學 |
2016-03-28T00:04:08Z |
Reactant Minimization for Sample Preparation on Microfluidic Biochips With Various Mixing Models
|
Liu, Chia-Hung; Shen, Kuo-Cheng; Huang, Juinn-Dar |
| 國立交通大學 |
2015-12-02T03:00:49Z |
Two-Staged Parallel Layer-Aware Partitioning for 3D Designs
|
Chen, Yi-Hang; Chen, Yi-Ting; Huang, Juinn-Dar |
| 國立交通大學 |
2015-12-02T02:59:25Z |
TherWare: Thermal-Aware Placement and Routing Framework for 3D FPGAs with Location-Based Heat Balance
|
Huang, Ya-Shih; Chang, Han-Yuan; Huang, Juinn-Dar |
| 國立交通大學 |
2015-12-02T02:59:23Z |
Reactant Minimization in Sample Preparation on Digital Microfluidic Biochips
|
Liu, Chia-Hung; Chiang, Ting-Wei; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T01:05:49Z |
應用於三維可程式邏輯閘陣列之容錯架構探索暨快速重組態演算法
|
彭晧凌; Peng, Hao-Lin; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T01:05:19Z |
應用於進位儲存加法器式多常數乘法設計面積最小化之智慧型正負號延伸及精確位元計算技術
|
林子敬; Lin, Tzu-Ching; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T01:04:15Z |
應用於通用圖形處理器上具熱感知及位置相關之三維佈局規劃演算法
|
謝明廷; Hsieh, Ming-Ting; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T01:04:10Z |
三維積體電路上減少直通矽穿孔之平行化層級感知分割演算法
|
陳怡廷; Chen, Yi-Ting; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T00:57:07Z |
建構於旅行推銷員問題模型上之可重組態單電子電晶體合成技術
|
柏汶宜; Bo, Wen-Yi; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T00:57:06Z |
於數位微流體生物晶片中可將反應物最小化 之多目標濃度及多反應物樣本製備技術
|
林殿國; Lin, Tien-Kuo; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T00:56:54Z |
三維積體電路設計最佳化之研究
|
黃雅詩; Huang, Ya-Shih; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-11-26T00:56:07Z |
應用於微流體生物晶片之樣本製備技術
|
劉家宏; Liu, Chia-Hung; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2015-07-21T08:31:16Z |
Area Minimization Synthesis for Reconfigurable Single-Electron Transistor Arrays with Fabrication Constraints
|
Chen, Yi-Hang; Chen, Jian-Yu; Huang, Juinn-Dar |
| 國立交通大學 |
2015-07-21T08:30:59Z |
Latency-Optimization Synthesis with Module Selection for Digital Microfluidic Biochips
|
Liu, Chia-Hung; Liu, Kuang-Cheng; Huang, Juinn-Dar |
| 國立交通大學 |
2015-07-21T08:30:59Z |
Tutorial: Digital Microfluidic Biochips: Towards Hardware/Software Co-Design and Cyber-physical System Integration
|
Ho, Tsung-Yi; Huang, Juinn-Dar; Pop, Paul |
| 國立交通大學 |
2014-12-16T06:15:56Z |
Fine-grained bandwidth control arbiter and the method thereof
|
Huang, Juinn-Dar; Lin, Bu-Ching; Lee, Geeng-Wei; Jou, Jing-Yang |
| 國立交通大學 |
2014-12-16T06:15:56Z |
Dynamical sequentially-controlled low-power multiplexer device
|
Huang, Juinn-Dar; Chen, Chia-I |
| 國立交通大學 |
2014-12-16T06:15:24Z |
DELAY OPTIMAL COMPRESSOR TREE SYNTHESIS FOR LUT-BASED FPGAS
|
HUANG Juinn-Dar; Lu Jhih-Hong; Lin Bu-Ching; Jou Jing-Yang |
| 國立交通大學 |
2014-12-13T10:51:10Z |
後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(I)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:49:46Z |
以資料分析為導向之新型態電子設計自動化研究---子計畫一:採用資料分析法則之可重組態單電子電晶體陣列自動合成技術( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:49:02Z |
後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(II)
|
黃俊達; Huang Juinn-Dar |