| 國立交通大學 |
2014-12-13T10:48:36Z |
針對3D整合之電子設計自動化技術開發---子計畫三:針對三維規則型邏輯結構之架構探索及穩健合成系統開發(I)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:45:02Z |
針對3D整合之電子設計自動化技術開發---子計畫三:針對三維規則型邏輯結構之架構探索及穩健合成系統開發(II)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:45:00Z |
後次微米時代新興電子設計自動化技術之研究---子計畫一:符合次世代晶片上通訊思維之具備幾何考量的系統架構合成技術(III)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:43:00Z |
平行運算電子設計自動化技術研究-子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:43:00Z |
次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫三:針對通訊數位訊號處理器從功能單元層級到系統層級之可靠性驅策的隨機性合成技術( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:41:37Z |
次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP-子計畫三:針對通訊數位訊號處理器從功能單元層級到系統層級之可靠性驅策的隨機性合成技術(2/3)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:41:36Z |
平行運算電子設計自動化技術研究-子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境(2/3)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:41:03Z |
針對大型微流體生物晶片之設計自動化技術研發---子計畫四:應用於微流體生物晶片上之生化反應樣本製備流程( I )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:32:01Z |
平行運算電子設計自動化技術研究---子計畫一:在多核心運算平台中建構應用於三維積體電路之平行設計自動化環境( III )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:31:42Z |
E-Home核心技術之研究---子計畫五晶片上匯流排之架構設計及效能分析技術(I)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:31:07Z |
單晶片系統驗證之核心技術開發-子計畫三:以特性為基礎之功能驗證與錯誤診斷(I)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:31:03Z |
次世代智慧室內無線五十億級位元傳輸率之基頻傳收機技術應用與隨機運算IP---子計畫三:針對通訊數位訊號處理器從功能單元層級到系統層級之可靠性驅策的隨機性合成技術( III )
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:30:51Z |
e-Home核心技術之研究-子計畫五:晶片上匯流排之架構設計及效能分析技術(II)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:29:55Z |
單晶片系統驗證之核心技術開發---子計畫三:以特性為基礎之功能驗證與錯誤診斷(II)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:29:33Z |
e-Home核心技術之研究---子計畫五:晶片上匯流排之架構設計及效能分析技術(III)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-13T10:28:29Z |
單晶片系統驗證之核心技術開發---子計畫三:以特性為基礎之功能驗證與錯誤診斷(III)
|
黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-12T03:02:51Z |
利用動態輸入選擇控制之低功率多工器樹設計
|
李南興; Li Nan-Shing; 黃俊達; Huang Juinn-Dar |
| 國立交通大學 |
2014-12-12T02:52:00Z |
應用整數線性規劃達成架構層級合成上 最佳化通道與暫存器配置之技術
|
黃維聖; Huang.Wei-Sheng; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T02:44:49Z |
針對縮減乘積項之二元決策圖變數定序法及其於單電子電晶體陣列面積最小化之應用
|
陳揚; Chen, Yang; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T02:39:29Z |
於數位微流體生物晶片中共享稀釋操作之多反應物樣本製備技術
|
張顥瀚; Chang, Hao-Han; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T02:36:54Z |
以拓撲結構相似性驅動之線長極小化佈局演算法
|
賴鵬先; Lai, Peng-Hsien; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T02:36:43Z |
針對可重組態單電子電晶體陣列於構造限制下之面積最小化合成技術
|
陳建宇; Chen, Jian-Yu; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T02:18:54Z |
用戶可規劃閘陣列之邏輯合成與分割
|
黃俊達; Huang, Juinn-Dar; 沈文仁, 周景揚; Wen-Zen Shen, Jing-Yang Jou |
| 國立交通大學 |
2014-12-12T01:55:33Z |
應用於數位微流體生物晶片中達到反應物及廢液最小化之多目標濃度樣本製備程序
|
林惠珊; Lin, Huei-Shan; 黃俊達; Huang, Juinn-Dar |
| 國立交通大學 |
2014-12-12T01:55:26Z |
基於記憶體式乘法器並實現於可程式邏輯閘陣列之高速且面積最小化的有限脈衝響應濾波器設計
|
許晉維; Hsu, Jin-Wei; 黃俊達; Huang, Juinn-Dar |