English  |  正體中文  |  简体中文  |  Total items :0  
Visitors :  50694269    Online Users :  267
Project Commissioned by the Ministry of Education
Project Executed by National Taiwan University Library
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
About TAIR

Browse By

News

Copyright

Related Links

"hwang wei"

Return to Browse by Author
Sorting by Title Sort by Date

Showing items 71-120 of 202  (5 Page(s) Totally)
<< < 1 2 3 4 5 > >>
View [10|25|50] records per page

Institution Date Title Author
國立交通大學 2014-12-16T06:15:23Z SOLAR POWER MANAGEMENT SYSTEM WU CHUN-YI; HSIEH WEI-CHIH; HWANG WEI
國立交通大學 2014-12-16T06:15:18Z LOW POWER STATIC RANDOM ACCESS MEMORY Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Hwang Wei; Chen Chia-Cheng; Shih Wei-Chiang
國立交通大學 2014-12-16T06:15:18Z STATIC RANDOM ACCESS MEMORY WITH DATA CONTROLLED POWER SUPPLY Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Lin Yung-Wei; Lu Chien-Yu; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Chen Chia-Cheng; Shih Wei-Chiang
國立交通大學 2014-12-16T06:15:17Z DATA-AWARE DYNAMIC SUPPLY RANDOM ACCESS MEMORY Chuang Ching-Te; Yang Hao-I; Lin Yi-Wei; Hwang Wei; Shih Wei-Chiang; Chen Chia-Cheng
國立交通大學 2014-12-16T06:15:16Z FULLY-ON-CHIP TEMPERATURE, PROCESS, AND VOLTAGE SENSOR SYSTEM CHEN Shi-Wen; CHANG Ming-Hung; HSIEH Wei-Chih; HWANG Wei
國立交通大學 2014-12-16T06:15:14Z GATE OXIDE BREAKDOWN-WITHSTANDING POWER SWITCH STRUCTURE YANG Hao-I; Chuang Ching-Te; Hwang Wei
國立交通大學 2014-12-16T06:15:09Z METHOD FOR BUFFERING CLOCK SKEW BY USING A LOGICAL EFFORT Hsieh Chung-Ying; Chang Ming-Hung; Hwang Wei
國立交通大學 2014-12-16T06:15:06Z STATIC RANDOM ACCESS MEMORY CELL AND METHOD OF OPERATING THE SAME Chiu Yi-Te; Chang Ming-Hung; Yang Hao-I; Hwang Wei
國立交通大學 2014-12-16T06:15:04Z DUAL-PORT SUBTHRESHOLD SRAM CELL Chiu Yi-Te; Chang Ming-Hung; Yang Hao-I; Hwang Wei
國立交通大學 2014-12-16T06:15:01Z SYSTEM AND METHOD FOR ALLOCATING CACHE MEMORY CHANG Yung; Huang Po-Tsang; Hwang Wei
國立交通大學 2014-12-16T06:15:01Z METHOD AND DEVICE FOR DECODING A SCALABLE VIDEO SIGNAL UTILIZING AN INTER-LAYER PREDICTION CHANG YUNG; HUANG PO-TSANG; HWANG WEI; CHEN YU-CHEN; LI GWO-LONG; CHANG TIAN-SHEUAN
國立交通大學 2014-12-16T06:14:56Z SRAM based on 6 transistor structure including a first inverter, a second inverter, a first pass-gate transistor, and a second pass-gate transistor CHUANG Ching-Te; Jou Shyh-Jye; Hwang Wei; Lin Yi-Wei; Tsai Ming-Chien; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di
國立交通大學 2014-12-16T06:14:56Z Oscillator based on a 6T SRAM for measuring the Bias Temperature Instability Chuang Ching-Te; Jou Shyh-Jye; Hwang Wei; Tsai Ming-Chien; Lin Yi-Wei; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di
國立交通大學 2014-12-16T06:14:49Z STATIC RANDOM ACCESS MEMORY WITH RIPPLE BIT LINES/SEARCH LINES FOR IMROVING CURRENT LEAKAGE/VARIATION TOLERANCE AND DENSITY/PERFORMANCE CHUANG Ching-Te; YANG Hao-I; LU Chien-Yu; CHEN Chien-Hen; CHANG Chi-Shin; HUANG Po-Tsang; LAI Shu-Lin; HWANG Wei; JOU Shyh-Jye; TU Ming-Hsien
國立交通大學 2014-12-16T06:14:46Z TEN-TRANSISTOR DUAL-PORT SRAM WITH SHARED BIT-LINE ARCHITECTURE HWANG Wei; WANG Dao-Ping
國立交通大學 2014-12-16T06:14:17Z Dual-threshold-voltage two-port sub-threshold SRAM cell apparatus Chang Mu-Tien; Huang Po-Tsang; Hwang Wei
國立交通大學 2014-12-16T06:14:16Z Charge pump Wu Chun-Yi; Hsieh Wei-Chih; Chang Ming-Hung; Hwang Wei
國立交通大學 2014-12-16T06:14:15Z Self-aware adaptive power control system and a method for determining the circuit state Hseih Wei-Chih; Hwang Wei
國立交通大學 2014-12-16T06:14:12Z Programmable clock generator used in dynamic-voltage-and-frequency-scaling (DVFS) operated in sub- and near- threshold region Hsieh Chung-Ying; Chang Ming-Hung; Hwang Wei
國立交通大學 2014-12-16T06:14:10Z Solar power management system Wu Chun-Yi; Hsieh Wei-Chih; Hwang Wei
國立交通大學 2014-12-16T06:14:10Z Disturb-free static random access memory cell Chuang Ching-Te; Yang Hao-I; Lin Jihi-Yu; Yang Shyh-Chyi; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Lee Kun-Ti; Li Hung-Yu
國立交通大學 2014-12-16T06:14:08Z Static random access memory with data controlled power supply Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Lin Yung-Wei; Lu Chien-Yu; Tu Ming-Hsien; Hwang Wei; Jou Shyh-Jye; Chen Chia-Cheng; Shih Wei-Chiang
國立交通大學 2014-12-16T06:14:07Z Data-aware dynamic supply random access memory Chuang Ching-Te; Yang Hao-I; Lin Yi-Wei; Hwang Wei; Shih Wei-Chiang; Chen Chia-Cheng
國立交通大學 2014-12-16T06:14:04Z Gate oxide breakdown-withstanding power switch structure Yang Hao-I; Chuang Ching-Te; Hwang Wei
國立交通大學 2014-12-16T06:14:03Z Fully-on-chip temperature, process, and voltage sensor system Chen Shi-Wen; Chang Ming-Hung; Hsieh Wei-Chih; Hwang Wei
國立交通大學 2014-12-16T06:14:01Z Static random access memory cell and method of operating the same Chiu Yi-Te; Chang Ming-Hung; Yang Hao-I; Hwang Wei
國立交通大學 2014-12-16T06:14:00Z Method for buffering clock skew by using a logical effort Hsieh Chung-Ying; Chang Ming-Hung; Hwang Wei
國立交通大學 2014-12-16T06:13:59Z Dual-port subthreshold SRAM cell Chiu Yi-Te; Chang Ming-Hung; Yang Hao-I; Hwang Wei
國立交通大學 2014-12-16T06:13:54Z Low power static random access memory Chuang Ching-Te; Yang Hao-I; Hsia Mao-Chih; Hwang Wei; Chen Chia-Cheng; Shih Wei-Chiang
國立交通大學 2014-12-16T06:13:50Z Static random access memory with ripple bit lines/search lines for improving current leakage/variation tolerance and density/performance Chuang Ching-Te; Yang Hao-I; Lu Chien-Yu; Chen Chien-Hen; Chang Chi-Shin; Huang Po-Tsang; Lai Shu-Lin; Hwang Wei; Jou Shyh-Jye; Tu Ming-Hsien
國立交通大學 2014-12-16T06:13:49Z Oscillato based on a 6T SRAM for measuring the bias temperature instability Chuang Ching-Te; Jou Shyh-Jye; Hwang Wei; Tsai Ming-Chien; Lin Yi-Wei; Yang Hao-I; Tu Ming-Hsien; Shih Wei-Chiang; Lien Nan-Chun; Lee Kuen-Di
國立交通大學 2014-12-16T06:13:47Z Ten-transistor dual-port SRAM with shared bit-line architecture Hwang Wei; Wang Dao-Ping
國立交通大學 2014-12-16T06:13:47Z Static random access memory apparatus and bit-line voltage controller thereof Chuang Ching-Te; Lien Nan-Chun; Liao Wei-Nan; Chang Chi-Hsin; Yang Hao-I; Hwang Wei; Tu Ming-Hsien
國立交通大學 2014-12-13T10:51:58Z 適用於無線視訊娛樂之多系統融合及節能技術---總計畫(I) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:51:51Z 適用於無線視訊娛樂之多系統融合及節能技術---子計畫一:適用於多核心之低功率隨選記憶體系統(I) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:51:38Z 適用於無線視訊娛樂之多系統融合及節能技術---子計畫一:適用於多核心之低功率隨選記憶體系統(II) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:50:31Z 適用於無線視訊娛樂之多系統融合及節能技術---總計畫(II) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:48:38Z 適用於無線視訊娛樂之多系統融合及節能技術---子計畫一:適用於多核心之低功率隨選記憶體系統(III) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:48:36Z 適用於無線視訊娛樂之多系統融合及節能技術---總計畫(III) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:46:25Z 應用於多視角立體視訊之多核心節能智慧超微型通訊系統研究---子計畫二:以記憶儲存為重心之晶內資料傳輸應用於節能效益之多核心系統(I) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:43:01Z 應用於立體視訊之智慧型通訊系統研究-子計畫五:應用於立體視訊之智慧型通訊系統中系統記憶體設計與電路實現( I ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:41:49Z 應用於物聯網資料存取之具能源效益高頻寬記憶體及加寬匯流排介面( I ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:41:37Z 應用於立體視訊之智慧型通訊系統研究-子計畫五:應用於立體視訊之智慧型通訊系統中系統記憶體設計與電路實現( II ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:32:01Z 應用於立體視訊之智慧型通訊系統研究---子計畫五:應用於立體視訊之智慧型通訊系統中系統記憶體設計與電路實現( III ) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:29:54Z e-Home核心技術之研究---總計畫(III) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:29:25Z e-Home核心技術之研究---子計畫一:e-Home伺服器之系統記憶體設計與電路實現(III) 黃威; Hwang Wei
國立交通大學 2014-12-13T10:29:07Z 晶片系統國家型科技計畫辦公室維運計畫 黃威; Hwang Wei
國立交通大學 2014-12-12T02:45:02Z 應用於高密度神經元感測之11位元低電壓面積與功耗最佳化之類比數位轉換器 楊鈞麟; Yang, Chun-Lin; 莊景德; 黃威; Chuang, Ching-Te; Hwang, Wei
國立交通大學 2014-12-12T02:45:02Z 應用於低功率事件驅動感知平台之超低電壓全數位操控線性穩壓器 郭裔平; Kuo, Yi-Ping; 黃威; 莊景德; Hwang, Wei; Chuang, Ching-Te
國立交通大學 2014-12-12T02:38:08Z 應用於多通道神經感測之可配置小波離散轉換 王唐瑄; Wang, Tang-Hsuan; 黃 威; 莊景德; Hwang, Wei; Chuang, Ching-Te

Showing items 71-120 of 202  (5 Page(s) Totally)
<< < 1 2 3 4 5 > >>
View [10|25|50] records per page