|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
52820151
在线人数 :
648
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
"kuo j b"的相关文件
显示项目 46-55 / 128 (共13页) << < 1 2 3 4 5 6 7 8 9 10 > >> 每页显示[10|25|50]项目
| 國立臺灣大學 |
2000 |
A Closed-Form Back-Gate-Bias Related Inverse Narrow-Channel Effect Model for Deep-Submicron VLSI CMOS Devices Using Shallow Trench Isolation
|
Lin, Shih-Chia; Kuo, J.B.; Huang, Kuo-Tai; Sun, Shih-Wei |
| 國立臺灣大學 |
2000 |
A High-Speed Conditional Carry Select (CCS) Adder Circuit with a Successively Incremented Carry Number Block (SICNB) Structure for Low-Voltage VLSI Implementation
|
Huang, Yen-Mou; Kuo, J.B. |
| 國立臺灣大學 |
1999-10 |
A novel 0.7 V two-port 6T SRAM memory cell structure with single-bit-line simultaneous read-and-write access (SBLSRWA) capability using partially-depleted SOI CMOS dynamic-threshold technique
|
Liu, S.C.; Kuo, J.B. |
| 國立臺灣大學 |
1999 |
Temperature-dependent kink effect model for partially-depleted SOINMOS devices
|
Lin, S.C.; Kuo, J.B. |
| 國立臺灣大學 |
1999 |
A 1.5-V CMOS all-N-logic true-single-phase bootstrappeddynamic-logic circuit suitable for low supply voltage and high-speedpipelined system operation
|
Lou, J.H.; Kuo, J.B. |
| 國立臺灣大學 |
1999 |
Bandgap Narrowing
|
Kuo, J. B. |
| 國立臺灣大學 |
1999 |
A CMOS Semi-Static Latch Circuit without Charge Sharing and Leakage Current Problems
|
Lin, P. F.; Kuo, J. B. |
| 國立臺灣大學 |
1999 |
A Low-Voltage Semi-Dynamic DCVSPG-Domino Logic Circuit
|
Lou, J. H.; Kuo, J. B. |
| 國立臺灣大學 |
1999 |
Modeling of Deep-Submicron SOI CMOS VLSI Devices
|
Kuo, J. B. |
| 國立臺灣大學 |
1998-09 |
1.5 V CMOS bootstrapped dynamic logic circuit techniques (BDLCT) suitable for low-voltage deep-submicron CMOS VLSI for implementing 482 MHz digital quadrature modulator and adder
|
Lou, J.H.; Kuo, J.B. |
显示项目 46-55 / 128 (共13页) << < 1 2 3 4 5 6 7 8 9 10 > >> 每页显示[10|25|50]项目
|