|
"kuo j b"的相關文件
顯示項目 121-128 / 128 (共6頁) << < 1 2 3 4 5 6 > >> 每頁顯示[10|25|50]項目
臺大學術典藏 |
1991-06 |
A structured adaptive neural network for pattern recognition VLSI
|
Kuo, J.B.; Wong, E.J.; Chen, C.C.; Hsiao, C.C.; Kuo, J.B.; Wong, E.J.; Chen, C.C.; Hsiao, C.C.; KuoJB |
國立臺灣大學 |
1991-05 |
Device-level analysis of a 1 μm BiCMOS inverter circuit operating at 77 K using a modified PISCES program
|
Kuo, J.B.; Chen, Y.W.; Lou, K.H. |
國立臺灣大學 |
1991-05 |
A BiCMOS image sensor with a chopper-stabilized edge detector and a correlated-double-sampling readout circuit for neural network VLSI operating at 77 K
|
Chou, T.L.; Wong, E.J.; Lee, W.C.; Kuo, J.B. |
國立臺灣大學 |
1991-05 |
A coded block adaptive neural network structure for pattern recognition VLSI
|
Kuo, J.B.; Chen, Y.K.; Lu, Y.H.; Mao, W.C. |
臺大學術典藏 |
1991-05 |
Device-level analysis of a 1 μm BiCMOS inverter circuit operating at 77 K using a modified PISCES program
|
Kuo, J.B.; Chen, Y.W.; Lou, K.H.; Kuo, J.B.; Chen, Y.W.; Lou, K.H.; KuoJB |
臺大學術典藏 |
1991-05 |
A coded block adaptive neural network structure for pattern recognition VLSI
|
Kuo, J.B.; Chen, Y.K.; Lu, Y.H.; Mao, W.C.; KuoJB; Kuo, J.B.; Chen, Y.K.; Lu, Y.H.; Mao, W.C |
國立臺灣大學 |
1990 |
An Improved Analytical Model of Short Channel MOSFETs Suitable for Circuit Simulation
|
Chow, H. C.; Wang, J. H.; Kuo, J, B.; 馮武雄; Chow, H. C.; Wang, J. H.; Kuo, J, B.; Feng, Wu-Shiung |
國立臺灣大學 |
1989-09 |
Performance analysis of a BiNMOS device
|
Kuo, J.B.; Rosseel, G.P.; Dutton, R.W. |
顯示項目 121-128 / 128 (共6頁) << < 1 2 3 4 5 6 > >> 每頁顯示[10|25|50]項目
|