|
"kuo sy yen"的相关文件
显示项目 246-255 / 284 (共29页) << < 20 21 22 23 24 25 26 27 28 29 > >> 每页显示[10|25|50]项目
| 國立臺灣大學 |
1992-01 |
Design and analysis of defect tolerant hierarchical sorting networks
|
Kuo, Sy-Yen; Liang, Sheng-Chiech |
| 臺大學術典藏 |
1992-01 |
Design and analysis of defect tolerant hierarchical sorting networks
|
Kuo, Sy-Yen; Liang, Sheng-Chiech; Kuo, Sy-Yen; Liang, Sheng-Chiech |
| 國立臺灣大學 |
1992 |
Design of Easily Testable VLSI Arrays for Discrete Cosine Transform
|
Lu, S. K.; Wu, C. W.; 郭斯彥; Lu, S. K.; Wu, C. W.; Kuo, Sy-Yen |
| 國立臺灣大學 |
1992 |
Optimal Group Diagnosis Procedures for VLSI/WSI Array Architectures
|
王弓; 郭斯彥; Wang, Kung; Kuo, Sy-Yen |
| 臺大學術典藏 |
1992 |
Design of Easily Testable VLSI Arrays for Discrete Cosine Transform
|
Lu, S. K.; Wu, C. W.; Kuo, Sy-Yen; Lu, S. K.; Wu, C. W.; 郭斯彥; Kuo, Sy-Yen |
| 臺大學術典藏 |
1992 |
Optimal Group Diagnosis Procedures for VLSI/WSI Array Architectures
|
Wang, Kung; Kuo, Sy-Yen; Wang, Kung; Kuo, Sy-Yen |
| 國立臺灣大學 |
1991-09 |
Fault Diagnosis in Reconfigurable VLSI and WSI Arrays
|
郭斯彥; 王弓; Kuo, Sy-Yen; Wang, Kung |
| 國立臺灣大學 |
1991-08 |
Design and Evaluation of Fault-Tolerant Interleaved Memory Systems
|
郭斯彥; Louri, A.; Liang, S. C.; Lu, S. K.; Wu, C. W.; Kuo, Sy-Yen; Louri, A.; Liang, S. C.; Lu, S. K.; Wu, C. W. |
| 臺大學術典藏 |
1991-08 |
Design and Evaluation of Fault-Tolerant Interleaved Memory Systems
|
Lu, S. K.; Wu, C. W.; Kuo, Sy-Yen; Liang, S. C.; 郭斯彥; Liang, S. C.; Louri, A.; Louri, A.; Liang, S. C.; Lu, S. K.; Wu, C. W.; Kuo, Sy-Yen |
| 國立臺灣大學 |
1991-01 |
Reconfigurable Cube-Connected Cycles Architectures
|
郭斯彥; Fuchs, W. K.; Kuo, Sy-Yen; Fuchs, W. K. |
显示项目 246-255 / 284 (共29页) << < 20 21 22 23 24 25 26 27 28 29 > >> 每页显示[10|25|50]项目
|