English  |  正體中文  |  简体中文  |  总笔数 :0  
造访人次 :  52010741    在线人数 :  919
教育部委托研究计画      计画执行:国立台湾大学图书馆
 
臺灣學術機構典藏系統 (Taiwan Academic Institutional Repository, TAIR)
关于TAIR

浏览

消息

著作权

相关连结

"li yih lang"的相关文件

回到依作者浏览
依题名排序 依日期排序

显示项目 1-50 / 111 (共3页)
1 2 3 > >>
每页显示[10|25|50]项目

机构 日期 题名 作者
臺大學術典藏 2022-02-21T23:31:24Z DATC RDF-2021: Design Flow and Beyond Chen, Jianli; HUI-RU JIANG; Jung, Jinwook; Kahng, Andrew B.; Kim, Seungwon; Kravets, Victor N.; Li, Yih Lang; Varadarajan, Ravi; Woo, Mingyu
國立交通大學 2020-10-05T02:02:23Z Smart Shopping Carts Based on Mobile Computing and Deep Learning Cloud Services Sarwart, Muhammad Atif; Daraghmi, Yousef-Awwad; Liu, Kuan-Wen; Chi, Hong-Chuan; Ik, Tsi-Ui; Li, Yih-Lang
國立交通大學 2020-10-05T02:02:22Z A Maze Routing-Based Algorithm for ML-OARST with Pre-Selecting and Re-Building Steiner Points Lin, Kuen-Wey; Lin, Yeh-Sheng; Li, Yih-Lang; Lin, Rung-Bin
臺大學術典藏 2020-06-11T06:21:01Z Incremental Timing-Driven Placement With Approximated Signoff Wire Delay and Regression-Based Cell Delay. Lee, Tai-Cheng;Li, Yih-Lang; Lee, Tai-Cheng; Li, Yih-Lang; TAI-CHENG LEE
國立交通大學 2020-05-05T00:02:00Z DATC RDF-2019: Towards a Complete Academic Reference Design Flow Lin, Shih-Ting; Woo, Mingyu; Li, Yih-Lang; Jiang, Iris Hui-Ru; Jung, Jinwook; Kahng, Andrew B.; Kravets, Victor N.; Chen, Jianli
國立交通大學 2019-12-13T01:12:53Z DATC RDF: An Academic Flow from Logic Synthesis to Detailed Routing Jung, Jinwook; Jiang, Iris Hui-Ru; Chen, Jianli; Lin, Shih-Ting; Li, Yih-Lang; Kravets, Victor N.; Nam, Gi-Joon
國立交通大學 2019-12-13T01:10:05Z Incremental Timing-Driven Placement With Approximated Signoff Wire Delay and Regression-Based Cell Delay Lee, Tai-Cheng; Li, Yih-Lang
國立交通大學 2019-10-05T00:09:41Z NCTUcell: A DDA-Aware Cell Library Generator for FinFET Structure with Implicitly Adjustable Grid Map Li, Yih-Lang; Lin, Shih-Ting; Nishizawa, Shinichi; Su, Hong-Yon; Fong, Ming-Jie; Chen, Oscar; Onodera, Hidetoshi
國立交通大學 2019-04-02T06:04:51Z MapReduce-Based Pattern Classification for Design Space Analysis Wu, Yan-Shiun; Su, Hong-Yan; Chang, Yi-Hsiang; Topaloglu, Rasit Onur; Li, Yih-Lang
國立交通大學 2019-04-02T06:01:01Z Optimizing the Antenna Area and Separators in Layer Assignment of Multilayer Global Routing Liu, Wen-Hao; Li, Yih-Lang
國立交通大學 2019-04-02T06:00:44Z A Maze Routing-Based Methodology With Bounded Exploration and Path-Assessed Retracing for Constrained Multilayer Obstacle-Avoiding Rectilinear Steiner Tree Construction Lin, Kuen-Wey; Lin, Yeh-Sheng; Li, Yih-Lang; Lin, Rung-Bin
國立交通大學 2018-08-21T05:57:11Z Pin Accessibility Evaluating Model for Improving Routability of VLSI Designs Su, Hong-Yan; Nishizawa, Shinichi; Wu, Yan-Shiun; Shiomi, Jun; Li, Yih-Lang; Onodera, Hidetoshi
國立交通大學 2018-08-21T05:57:01Z Clock Tree Aware Post-Global Placement Optimization Su, Hong-Yan; Chiang, Po-Ting; Samanta, Radhamanjari; Li, Yih-Lang
國立交通大學 2018-08-21T05:57:01Z Near-Future Traffic Evaluation based Navigation for Automated Driving Vehicles Lin, Kuen-Wey; Li, Yih-Lang; Hashimoto, Masanori
國立交通大學 2018-08-21T05:56:59Z DATC RDF: Robust Design Flow Database Jung, Jinwook; Lee, Pei-Yu; Wu, Yan-Shiun; Darav, Nima Karimpour; Jiang, Iris Hui-Ru; Kravets, Victor N.; Behjat, Laleh; Li, Yih-Lang; Nam, Gi-Joon
國立交通大學 2018-08-21T05:56:53Z Multi-Threaded Collision-Aware Global Routing with Bounded-Length Maze Routing Liu, Wen-Hao; Kao, Wei-Chun; Li, Yih-Lang; Chao, Kai-Yuan
國立交通大學 2018-08-21T05:56:53Z Double Patterning Lithography Aware Gridless Detailed Routing with Innovative Conflict Graph Lin, Yen-Hung; Li, Yih-Lang
國立交通大學 2018-08-21T05:56:44Z Cellular Automata Based Hardware Accelerator for Parallel Maze Routing Saurabh, Shashank; Lin, Kuen-Wey; Li, Yih-Lang
國立交通大學 2018-08-21T05:56:27Z LESAR: A Dynamic Line-End Spacing Aware Detailed Router Wei, Ying-Chi; Samanta, Radhamanjari; Li, Yih-Lang
國立交通大學 2018-08-21T05:56:24Z Near-Future Traffic Evaluation based Navigation for Automated Driving Vehicles Considering Traffic Uncertainties Lin, Kuen-Wey; Hashimoto, Masanori; Li, Yih-Lang
國立交通大學 2018-08-21T05:53:36Z Fast and Accurate Emissivity and Absolute Temperature Maps Measurement for Integrated Circuits Yu, Hsueh-Ling; Li, Yih-Lang; Liao, Tzu-Yi; Wang, Tianchen; Tsai, Shu-Fei; Shi, Yiyu
國立交通大學 2018-01-24T07:42:53Z 考慮設計規則的符號式佈局到實體佈局的轉換 謝昕曄; 李毅郎; Hsieh, Sin-Ye; Li, Yih-Lang
國立交通大學 2018-01-24T07:42:25Z 考慮先進製程複雜的設計規則之標準元件庫佈局圖最佳化 陳敬禾; 李毅郎; Chen, Ching-Ho; Li, Yih-Lang
國立交通大學 2018-01-24T07:42:25Z 應用於先進製程標準元件之可移動式格點的
高品質迷宮繞線 翁立; 李毅郎; Wong, Le; Li, Yih-Lang
國立交通大學 2018-01-24T07:39:34Z 應用於漸進式時序驅動擺置法的早期延遲與晚期延遲最佳化方法 翁士堯; 李毅郎; Weng, Shih-Yao; Li, Yih-Lang
國立交通大學 2018-01-24T07:39:34Z 考慮先進製程中動態線端間距的細部繞線 魏映綺; 李毅郎; Wei, Ying-Chi; Li, Yih-Lang
國立交通大學 2018-01-24T07:38:58Z 考慮顏色平衡的雙重曝光 林孟毅; 李毅郎; Lin, Meng-Yi; Li, Yih-Lang
國立交通大學 2018-01-24T07:35:57Z 光子晶片上網路訊號傳輸之拓樸最佳化 賴宏豪; 李毅郎; Lai, Hung-Hao; Li, Yih-Lang
國立交通大學 2017-04-21T06:50:13Z Fast and Accurate Emissivity and Absolute Temperature Maps Measurement for Integrated Circuits Yu, Hsueh-Ling; Li, Yih-Lang; Liao, Tzu-Yi; Wang, Tianchen; Shi, Yiyu; Tsai, Shu-Fei
國立交通大學 2017-04-21T06:50:08Z OpenDesign Flow Database: The Infrastructure for VLSI Design and Design Automation Research Jung, Jinwook; Jiang, Iris Hui-Ru; Nam, Gi-Joon; Kravets, Victor N.; Behjat, Laleh; Li, Yih-Lang
國立交通大學 2017-04-21T06:50:07Z DOPPLER: DPL-aware and OPC-friendly Gridless Detailed Routing with Mask Density Balancing Lin, Yen-Hung; Ban, Yong-Chan; Pan, David Z.; Li, Yih-Lang
國立交通大學 2017-04-21T06:49:25Z Multiple-Patterning Lithography-Aware Routing for Standard Cell Layout Synthesis Lin, Kuen-Wey; Li, Yih-Lang; Lin, Rung-Bin
國立交通大學 2017-04-21T06:48:48Z SubHunter: A High-Performance and Scalable Sub-Circuit Recognition Method with Prufer-Encoding Su, Hong-Yan; Hsu, Chih-Hao; Li, Yih-Lang
國立交通大學 2015-12-02T03:00:49Z Skillfully Diminishing Antenna Effect in Layer Assignment Stage Lin, Chih-Chien; Liu, Wen-Hao; Li, Yih-Lang
國立交通大學 2015-11-26T01:02:54Z 針對先進製程標準元件庫提升可繞度並完成元件細部繞線 王博陞; Wang, Po-Sheng; 李毅郎; Li, Yih-Lang
國立交通大學 2015-11-26T00:56:10Z 考慮時鐘樹之力導向後全域擺置最佳化 姜柏廷; Chiang, Po-Ting; 李毅郎; Li, Yih-Lang
國立交通大學 2015-07-21T08:28:45Z A Novel Fast Layout Encoding Method for Exact Multilayer Pattern Matching With Prufer Encoding Su, Hong-Yan; Chen, Chieh-Chu; Li, Yih-Lang; Tu, An-Chun; Wu, Chuh-Jen; Huang, Chen-Ming
國立交通大學 2014-12-13T10:51:51Z 先進製程技術之設計與可靠度提昇研究---子計畫一:考慮串擾效應與光學臨近更正的可靠性連線最佳化(II) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:51:50Z 單晶片系統驗證之核心技術開發---子計畫五:系統晶片布局設計後之驗證與最佳化平台研究(III) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:51:37Z 先進製程技術之設計與可靠度提昇研究---子計畫一:考慮串擾效應與光學臨近更正的可靠性連線最佳化(III) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:51:10Z 後次微米時代新興電子設計自動化技術之研究---子計畫五:考慮可製造化、可靠度與良率的繞線系統(I) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:48:52Z 針對3D整合之電子設計自動化技術開發---子計畫二:三維電路整合之實體設計系統(I) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:47:16Z 後次微米時代新興電子設計自動化技術之研究---子計畫五:考慮可製造化、可靠度與良率的繞線系統(II) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:45:02Z 後次微米時代新興電子設計自動化技術之研究---子計畫五:考慮可製造化、可靠度與良率的繞線系統(III) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:44:21Z 考慮能產生友善三重曝光樣形以及平衡光罩密度的非點格式細部繞線器 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:43:32Z 針對3D整合之電子設計自動化技術開發---子計畫二:三維電路整合之實體設計系統(II) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:43:00Z 平行運算電子設計自動化技術研究-子計畫三:在圖形處理單元平台上針對繞線演算法的平行化最佳化研究( I ) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:42:16Z 以資料分析為導向之新型態電子設計自動化研究---總計畫暨子計畫三:利用特徵擷取技術應用於電路與佈局層級的智慧型電路表示法( I ) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:41:37Z 平行運算電子設計自動化技術研究-子計畫三:在圖形處理單元平台上針對繞線演算法的平行化最佳化研究(2/3) 李毅郎; Li Yih-Lang
國立交通大學 2014-12-13T10:33:16Z 低功率系統之設計及自動化---子計畫VIII:針對低功率設計考慮RLC藕合效應的連線最佳化(I) 李毅郎; Li Yih-Lang

显示项目 1-50 / 111 (共3页)
1 2 3 > >>
每页显示[10|25|50]项目