|
English
|
正體中文
|
简体中文
|
總筆數 :0
|
|
造訪人次 :
51720115
線上人數 :
795
教育部委託研究計畫 計畫執行:國立臺灣大學圖書館
|
|
|
"liang sheng chuan"的相關文件
顯示項目 1-9 / 9 (共1頁) 1 每頁顯示[10|25|50]項目
| 國立交通大學 |
2014-12-12T02:52:52Z |
三角積分類比數位轉換器之自我測試技術
|
梁聖泉; Liang, Sheng-Chuan; 洪浩蕎; Hong, Hao-Chiao |
| 國立交通大學 |
2014-12-12T02:19:19Z |
晶圓製造廠產品組合與機器利用率模式之構建
|
梁勝銓; Liang, Sheng-Chuan; 蘇朝墩; 楊大和; Su, Chao-Ton; Yang, Ta-Ho |
| 國立交通大學 |
2014-12-08T15:25:01Z |
A Low-Cost Output Response Analyzer for the Built-in-Self-Test Sigma-Delta Modulator Based on the Controlled Sine Wave Fitting Method
|
Hung, Shao-Feng; Hong, Hao-Chiao; Liang, Sheng-Chuan |
| 國立交通大學 |
2014-12-08T15:24:42Z |
A cost effective output response analyzer for Sigma-Delta modulation based BIST systems
|
Hong, Hao-Chiao; Liang, Sheng-Chuan |
| 國立交通大學 |
2014-12-08T15:14:26Z |
10GSamples/s, 4-bit, 1.2V, design-for-testability ADC and DAC in 0.13 mu m CMOS technology
|
Liang, Sheng-Chuan; Huang, Ding-Jyun; Ho, Chen-Kang; Hong, Hao-Chiao |
| 國立交通大學 |
2014-12-08T15:12:04Z |
A Digitally Testable Sigma - Delta Modulator Using the Decorrelating Design-for-Digital-Testability
|
Liang, Sheng-Chuan; Hong, Hao-Chiao |
| 國立交通大學 |
2014-12-08T15:10:12Z |
A Decorrelating Design-for-Digital-Testability Scheme for Sigma - Delta Modulators
|
Hong, Hao-Chiao; Liang, Sheng-Chuan |
| 國立交通大學 |
2014-12-08T15:09:23Z |
A Built-in-Self-Test I sigma-Delta ADC Prototype
|
Hong, Hao-Chiao; Liang, Sheng-Chuan; Song, Hong-Chin |
| 國立交通大學 |
2014-12-08T15:04:40Z |
A cost effective BIST second-order Sigma-A-modulator
|
Hong, Hao-Chiao; Liang, Sheng-Chuan; Song, Hong-Chin |
顯示項目 1-9 / 9 (共1頁) 1 每頁顯示[10|25|50]項目
|