|
English
|
正體中文
|
简体中文
|
总笔数 :0
|
|
造访人次 :
51621620
在线人数 :
898
教育部委托研究计画 计画执行:国立台湾大学图书馆
|
|
|
"liao h j"的相关文件
显示项目 76-85 / 87 (共9页) << < 1 2 3 4 5 6 7 8 9 > >> 每页显示[10|25|50]项目
| 國立臺灣科技大學 |
2006 |
The development and application of the slope management system
|
Lee W.F.; Liao H.J.; Chen R.H.; Wei C.Y.; Huang Y.M. |
| 國立臺灣科技大學 |
2006 |
Ground improvement piles induced shear strength increase in normally consolidated clay
|
Liao, H.-J.;Su, S.-F.;Chen, W.-L. |
| 大葉大學 |
2003 |
Inhibitory effect of caffeic acid phenethyl ester on angiogenesis, tumor invasion and metastasis.
|
Liao, H.-F.;Chen, Y.-W.;Liu, J.-J;Hsu, M.-L.;Shieh, H.-J.;Liao, H.-J.;Shiao, M.-S.;Chen, Y.-J. |
| 國立成功大學 |
2003 |
Steady-State Wind Wave Spectrum off Yun-Lin
|
Hwung, Hwung-Hweng; Chiang, W. S.; Liao, H. J. |
| 國立臺灣科技大學 |
2000-08 |
Base stability of deep excavation in anisotropic soft clay
|
Whittle, Andrew J.;Ukritchon, Boonchai;Su, S.F.; Liao, H.J.;Lin, Y.H. |
| 國立臺灣大學 |
1992-10 |
A BiCMOS dynamic full adder circuit for VLSI implementation of high-speed parallel multipliers using Wallace tree reduction architecture
|
Kuo, J.B.; Liao, H.J.; Chen, H.P. |
| 臺大學術典藏 |
1992-10 |
A BiCMOS dynamic full adder circuit for VLSI implementation of high-speed parallel multipliers using Wallace tree reduction architecture
|
Kuo, J.B.; Liao, H.J.; Chen, H.P.; Kuo, J.B.; Liao, H.J.; Chen, H.P.; KuoJB |
| 國立臺灣大學 |
1992-06 |
BiCMOS dynamic full adder circuit for high-speed parallel multipliers
|
Chen, H.P.; Liao, H.J.; Kuo, J.B. |
| 國立臺灣大學 |
1992-02 |
BiCMOS dynamic Manchester carry look ahead circuit for high speed arithmetic unit VLSI
|
Kuo, J.B.; Liao, H.J.; Chen, H.P. |
| 臺大學術典藏 |
1992-02 |
BiCMOS dynamic Manchester carry look ahead circuit for high speed arithmetic unit VLSI
|
Kuo, J.B.; Liao, H.J.; Chen, H.P.; KuoJB; Kuo, J.B.; Liao, H.J.; Chen, H.P. |
显示项目 76-85 / 87 (共9页) << < 1 2 3 4 5 6 7 8 9 > >> 每页显示[10|25|50]项目
|